期刊文献+
共找到16篇文章
< 1 >
每页显示 20 50 100
双端口SRAM抗写干扰结构的优化设计
1
作者 李学瑞 秋小强 刘兴辉 《半导体技术》 CAS 北大核心 2023年第7期617-623,共7页
针对双端口静态随机存储器(SRAM)通常存在写干扰而导致数据写入困难的问题,基于经典位线电平复制技术提出了一种新型的位线电平复制结构。基于SMIC 28 nm CMOS工艺对位线电平复制结构进行设计,通过优化控制逻辑的组合电路,缩短位线电平... 针对双端口静态随机存储器(SRAM)通常存在写干扰而导致数据写入困难的问题,基于经典位线电平复制技术提出了一种新型的位线电平复制结构。基于SMIC 28 nm CMOS工艺对位线电平复制结构进行设计,通过优化控制逻辑的组合电路,缩短位线电平复制操作的开启时间,提高了数据写入SRAM的速度,使设计的SRAM可在更高频率下正常工作,同时降低了动态功耗。仿真结果显示,在0.9 V工作电压下,相对于经典位线电平复制结构,采用新结构设计的SRAM的写入时间缩短了约27.4%,动态功耗降低了约48.1%,抗干扰能力得到显著提升。 展开更多
关键词 端口静态随机存储器(sram) 位线电平复制 写干扰 控制逻辑 数据写入时间
下载PDF
抗单粒子翻转的双端口SRAM定时刷新机制研究 被引量:2
2
作者 陈晨 陈强 +1 位作者 林敏 杨根庆 《微电子学》 CAS CSCD 北大核心 2015年第4期512-515,520,共5页
在空间辐射环境下,存储单元对单粒子翻转的敏感性日益增强。通过比较SRAM的单粒子翻转效应相关加固技术,在传统EDAC技术的基础上,增加少量硬件模块,有效利用双端口SRAM的端口资源,提出了一种新的周期可控定时刷新机制,实现了对存储单元... 在空间辐射环境下,存储单元对单粒子翻转的敏感性日益增强。通过比较SRAM的单粒子翻转效应相关加固技术,在传统EDAC技术的基础上,增加少量硬件模块,有效利用双端口SRAM的端口资源,提出了一种新的周期可控定时刷新机制,实现了对存储单元数据的周期性纠错检错。对加固SRAM单元进行分析和仿真,结果表明,在保证存储单元数据被正常存取的前提下,定时刷新机制的引入很大程度地降低了单粒子翻转引起的错误累积效应,有效降低了SRAM出现软错误的概率。 展开更多
关键词 双端口sram 定时刷新 EDAC 单粒子翻转 辐射加固
下载PDF
嵌入式双端口SRAM可编程内建自测试结构的设计 被引量:3
3
作者 颜学龙 汤敏 《计算机测量与控制》 CSCD 2006年第7期853-854,共2页
分析了嵌入式双端口SRAM的故障模型,并在此基础上提出了一种新型的针对嵌入式双端口SRAM的BIST结构;它能够有效地测试双端口SRAM,通过使用新型的指令格式能够减少指令数据量和测试时间。
关键词 内建自测试 双端口sram测试 MARCH算法 可编程
下载PDF
双端口SRAM在数据采集系统中的应用 被引量:2
4
作者 李俭川 王小伟 许君 《电测与仪表》 北大核心 1999年第10期40-42,共3页
介绍一个实际使用中的数据采集系统。本系统通过双端口SRAM 的应用,解决了主机与外设( 这里指数据采集板) 之间由于速度不一致造成的系统运行的“瓶颈”问题。
关键词 双端口sram 数据采集 A/D转换 计算机接口
下载PDF
基于双MCU与双端口SRAM的高速传感系统设计
5
作者 宋玉琢 徐建 +1 位作者 刘文林 魏文菲 《武汉轻工大学学报》 CAS 2023年第5期114-120,共7页
随着半导体设备的广泛使用,对传感器测量系统的需求也大大增加,传统的传感器测量系统将MCU(微控制单元)与传感器组合使用,用于实时采集、处理和分析数据,但是受限于存储容量、处理速度、测量精度等无法满足高速实时处理数据的需求。基于... 随着半导体设备的广泛使用,对传感器测量系统的需求也大大增加,传统的传感器测量系统将MCU(微控制单元)与传感器组合使用,用于实时采集、处理和分析数据,但是受限于存储容量、处理速度、测量精度等无法满足高速实时处理数据的需求。基于此,设计了一种基于双端口SRAM的高速传感系统,使用双MCU结合双端口SRAM结构实现更高的数据吞吐量和更快的处理速度。测试表明,在相同主频和相似程序工作流程下,双MCU传感系统比单MCU传感器测量系统的工作时间更快,且双MCU系统完成相同工作所需的时间随着芯片的主频的降低,差距成倍增加。研究结果为采用低主频芯片实现高实时性响应系统提供了思路。 展开更多
关键词 微控制单元(MCU) 端口静态随机存取存储器(sram) 高速传感系统 实时性
下载PDF
在双端口SRAM中实现同步硬件原语
6
作者 姚丽娜 胡建国 《微计算机信息》 北大核心 2008年第11期273-274,304,共3页
在多处理器并行环境中,必须通过同步机制保证系统的一致性。硬件实现同步原语能大大减小系统开销,提高同步可靠性。本文介绍了如何在双端口SRAM中实现同步硬件原语,可在处理器不支持同步硬件原语的条件下提供可靠的同步机制。
关键词 同步硬件原语逻辑 双端口sram 同步机制
下载PDF
采用双端口SRAM的主从式CPU数控系统
7
作者 王秋晓 《组合机床与自动化加工技术》 北大核心 1997年第7期40-41,44,共3页
采用双端口SRAM技术的主从式CPU数控系统在控制实时性、多轴控制及多任务操作等方面具有很大优越性。本文介绍了该系统的结构及工作机理,阐述了利用双端口SRAM实现主从CPU之间稳定可靠工作的方法和机制。
关键词 数控系统 双端口sram 主从式 CPU 电源
下载PDF
基于双端口SRAM的网闸设计
8
作者 李洪波 应一凡 朱献 《电脑知识与技术》 2010年第4X期2835-2836,共2页
物理隔离网闸是一种应用级的安全隔离系统,主要用来解决网络安全所带来的问题。基于双端口SRAM的物理网闸隔离系统采用双端口SRAM作为数据交换区,内外网处理单元通过设备驱动接口实现交换区数据的同步访问。该系统具备数据交换快,安全... 物理隔离网闸是一种应用级的安全隔离系统,主要用来解决网络安全所带来的问题。基于双端口SRAM的物理网闸隔离系统采用双端口SRAM作为数据交换区,内外网处理单元通过设备驱动接口实现交换区数据的同步访问。该系统具备数据交换快,安全性能高等特点。 展开更多
关键词 物理网闸 双端口sram LINUX 设备驱动
下载PDF
字线脉冲控制解决异步双端口SRAM中的写干扰 被引量:1
9
作者 杨琼华 蒋江 《微电子学与计算机》 CSCD 北大核心 2015年第3期90-93,共4页
为了避免双端口SRAM中由写干扰造成的数据写入困难,利用写干扰的时钟偏移相关性提出了一种新的字线脉冲控制技术,确定了写干扰下成功写入数据所需的最小写字线脉宽,并设计了时钟沿检测电路来解决写操作造成的写干扰.采用TSN28HPM工艺,抽... 为了避免双端口SRAM中由写干扰造成的数据写入困难,利用写干扰的时钟偏移相关性提出了一种新的字线脉冲控制技术,确定了写干扰下成功写入数据所需的最小写字线脉宽,并设计了时钟沿检测电路来解决写操作造成的写干扰.采用TSN28HPM工艺,抽取RC寄生参数后进行了后端仿真,结果表明所提方案可行有效. 展开更多
关键词 双端口sram 写干扰 字线脉冲控制 阈值电压波动
下载PDF
IDT扩展用于高端手机的灵活、低功耗、异步双端口SRAM产品组合
10
《电子元器件应用》 2009年第3期85-85,共1页
IDT公司日前推出用于高端手机的灵活、低功耗、异步双端口新系列器件。作为处理器之间的桥接,新的IDT器件有利于手机设计人员最大限度降低设备复杂性.并通过增加的设计灵活性加快上市时间。此外.凭借增加的电源平面隔离功能,这些器... IDT公司日前推出用于高端手机的灵活、低功耗、异步双端口新系列器件。作为处理器之间的桥接,新的IDT器件有利于手机设计人员最大限度降低设备复杂性.并通过增加的设计灵活性加快上市时间。此外.凭借增加的电源平面隔离功能,这些器件短著降低了总系统功耗。 展开更多
关键词 双端口sram IDT公司 高端手机 低功耗 产品组合 异步 设计人员 上市时间
下载PDF
双端口SRAM
11
《世界电子元器件》 2004年第3期16-16,共1页
关键词 双端口sram 瑞萨科技公司 频率功耗 电流技术
下载PDF
大容量同步双端口SRAM的仿真方法 被引量:1
12
作者 周云波 李晓容 《电子与封装》 2016年第12期35-39,共5页
根据大容量同步双端口SRAM(静态随机存储器)功能多、时序严格、存储单元数目巨大的特点,提出了一套用于功能复杂的大容量SRAM仿真验证的激励生成和后仿真验证方法。该方法不仅克服了Hsim仿真激励文件编写耗时、不易修改的缺点,而且解决... 根据大容量同步双端口SRAM(静态随机存储器)功能多、时序严格、存储单元数目巨大的特点,提出了一套用于功能复杂的大容量SRAM仿真验证的激励生成和后仿真验证方法。该方法不仅克服了Hsim仿真激励文件编写耗时、不易修改的缺点,而且解决了大容量双端口SRAM后仿真速度缓慢、占用大量硬件资源的问题,在很大程度上缩短了设计周期,保证了投片成功。芯片采用中芯国际0.13μm CMOS工艺流片,实测结果验证了该仿真方法是准确有效的。 展开更多
关键词 端口同步sram 激励文件 层次化 关键路径
下载PDF
双系统微机信息共享新方法 被引量:1
13
作者 张咏梅 《计算机测量与控制》 CSCD 2006年第11期1548-1550,共3页
在一高精度导航系统的研制过程中,采用了双系统微机,双系统微机的通信成为有待解决的重要课题;介绍了一种采用双端口SRAM为主存储体的双系统微机共享信息的接口电路和软件的设计方法,在双系统微机之间建立了一个公共的存储区域,两微机... 在一高精度导航系统的研制过程中,采用了双系统微机,双系统微机的通信成为有待解决的重要课题;介绍了一种采用双端口SRAM为主存储体的双系统微机共享信息的接口电路和软件的设计方法,在双系统微机之间建立了一个公共的存储区域,两微机能随时在公共区内存取数据,满足了系统实时、高效、精确的通信要求;该接口卡已开发完成,并多次投入使用,功能完好,性能稳定;该方法在多系统微机内外通信的接口电路中具有普遍意义,且容易实现,功能强大。 展开更多
关键词 系统微机 通信 接口电路 双端口sram 争用
下载PDF
一种双系统工控机通信的接口设计与实现 被引量:1
14
作者 张咏梅 胡宗义 《工业控制计算机》 2006年第8期10-11,共2页
阐述了一种双系统微机通信的接口设计方案,介绍采用双端口SRAM为主存储体的系统信息共享的线路设计方法,该方法使得多系统微机内外通信的接口线路简捷高效、功能强大。
关键词 多系统微机 通信 信息共享 双端口sram 争用
下载PDF
一种高性能1024点fft算法的电路设计 被引量:1
15
作者 张锦红 叶甜春 徐建华 《微计算机信息》 2009年第8期303-304,234,共3页
本文针对高速大规模FFT处理器的需求提出了一种基-4按时间抽取的双通道FFT算法的硬件结构,采用4块小容量双端口SRAM代替一块大容量SRAM的设计思路以及多级流水结构。此结构能同时从四个存储器中并行存取蝶形运算的4个操作数和4个中间结... 本文针对高速大规模FFT处理器的需求提出了一种基-4按时间抽取的双通道FFT算法的硬件结构,采用4块小容量双端口SRAM代替一块大容量SRAM的设计思路以及多级流水结构。此结构能同时从四个存储器中并行存取蝶形运算的4个操作数和4个中间结果,极大的提高了处理速度。用CORDIC算法代替传统的乘法器,节省了大量的存放旋转因子的ROM表格和乘法器等硬件资源从而节省了电路面积,并设置了通道关断技术,进一步节省了功耗。经硬件验证,在系统时钟为100MHz时,1024点20位复数FFT计算时间平均为10us左右。 展开更多
关键词 基-4FFT CORDIC 双端口sram 通道
下载PDF
低功耗诉求打响名号嵌入式系统成下一个耕耘标的
16
《电子与电脑》 2006年第1期160-161,共2页
“消费类电子产品市场增长强劲,并不断加入新的功能,这对面向便携式电子产品研发、以低功耗桥接解决方案为主打的QuickLogic是一大利多……另IPTV时代的到来将对便携设备提出新的要求,对便携设备的器件提供商而言将是巨大的挑战与更为... “消费类电子产品市场增长强劲,并不断加入新的功能,这对面向便携式电子产品研发、以低功耗桥接解决方案为主打的QuickLogic是一大利多……另IPTV时代的到来将对便携设备提出新的要求,对便携设备的器件提供商而言将是巨大的挑战与更为诱人的机遇并存。” 展开更多
关键词 超低功耗 嵌入式系统 FPGA技术 Logic公司 双端口sram 耕耘 FPGA器件 Quick tt系列 系统容量
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部