期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
CMOS集成电路闩锁效应的形成机理和对抗措施研究 被引量:11
1
作者 钱敏 《苏州大学学报(自然科学版)》 CAS 2003年第4期31-38,共8页
以反相器电路为例,介绍了CMOS集成电路的工艺结构;采用双端pnpn结结构模型,较为详细地分析了CMOS电路闩锁效应的形成机理;介绍了在电路版图级、工艺级和电路应用时如何采用各种有效的技术手段来避免、降低或消除闩锁的形成,这是CMOS集... 以反相器电路为例,介绍了CMOS集成电路的工艺结构;采用双端pnpn结结构模型,较为详细地分析了CMOS电路闩锁效应的形成机理;介绍了在电路版图级、工艺级和电路应用时如何采用各种有效的技术手段来避免、降低或消除闩锁的形成,这是CMOS集成电路得到广泛应用的根本保障. 展开更多
关键词 CMOS集成电路 闩锁效应 形成机理 对抗措施 反相器 双端pnpn结构模型 可控硅
下载PDF
CMOS集成电路抗闩锁策略研究 被引量:4
2
作者 钱敏 黄秋萍 李文石 《集成电路应用》 2005年第2期10-14,共5页
以反相器电路为例,介绍了CMOS集成电路的工艺结构;采用双端pnpn结结构模型,较为详细地分析了CMOS电路闩锁效应的形成机理;介绍了在电路版图级、工艺级和电路应用时如何采用各种有效的技术手段来避免、降低或消除闩锁的形成,这是CMOS集... 以反相器电路为例,介绍了CMOS集成电路的工艺结构;采用双端pnpn结结构模型,较为详细地分析了CMOS电路闩锁效应的形成机理;介绍了在电路版图级、工艺级和电路应用时如何采用各种有效的技术手段来避免、降低或消除闩锁的形成,这是CMOS集成电路得到广泛应用的根本保障。 展开更多
关键词 CMOS集成电路 抗闩锁策略 闩锁效应 功耗 双端pnpn结 可控硅
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部