期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
BCH编译码器新型算法结构的FPGA设计与实现
1
作者 孟虹兆 黄启俊 +1 位作者 常胜 王豪 《微电子学》 CAS CSCD 北大核心 2014年第3期409-412,共4页
针对目前常用的NAND FLASH芯片校验纠错的需要,完成了(4224,4120,8)BCH高速编译码器的电路设计与实现。引入中国剩余定理完成了编码器算法结构的设计,使编码器最高工作频率可达482.16MHz。实现了一种新型的双译码算法结构,使译码器在进... 针对目前常用的NAND FLASH芯片校验纠错的需要,完成了(4224,4120,8)BCH高速编译码器的电路设计与实现。引入中国剩余定理完成了编码器算法结构的设计,使编码器最高工作频率可达482.16MHz。实现了一种新型的双译码算法结构,使译码器在进行单位错的求解过程中减少约450个时钟周期。采用有限域固定因子乘法器和伴随式矩阵运算等电路设计优化方案,使译码器最高工作频率可达167.42MHz。编译码器通过了Modelsim 10.0的功能验证,基于Altera公司的Stratix Ⅲ系列芯片,在Quartus Ⅱ 12.0上完成了电路仿真与实现。 展开更多
关键词 BCH 中国剩余定理 双译码结构 现场可编程门阵列
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部