-
题名一种消除反馈延迟的全数字锁相环
被引量:10
- 1
-
-
作者
孙高阳
刘亚静
李秉格
朱玉龙
范瑜
-
机构
北京交通大学电气工程学院
-
出处
《电工技术学报》
EI
CSCD
北大核心
2017年第20期171-178,共8页
-
基金
国家自然科学基金(51407005)
高等学校博士学科点专项科研基金(20130009120032)
中央高校基本科研业务费(2016JBM056)资助项目
-
文摘
针对传统数字锁相环存在的反馈滞后造成系统动、静态性能退化的问题,提出一种消除反馈滞后一拍的方法,以无反馈滞后理想数字锁相环为参考模型,利用数字锁相环当前输出与上一时刻输出,计算得到与理想数字锁相环一致的结果,从而消除反馈滞后一拍。所提出的锁相环仅以两个乘法器的额外开销即可大幅增强锁相环的稳定性,并且使在s域内设计的性能指标能够在z域内严格实现,克服了传统数字锁相环性能退化的问题。仿真和实验结果表明,所提改进的数字锁相环阶跃响应和频率特性均与理想数字锁相环一致,显著提高了锁相环性能,所提新算法增加的计算量较少,具有较大的实际应用价值。
-
关键词
锁相环
反馈滞后一拍
滞后补偿
动态性能
-
Keywords
Phase-locked loop (PLL)
feedback unit delay
delay compensation
dynamic performance
-
分类号
TM46
[电气工程—电器]
-