期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于ADS的取样鉴相器分析
1
作者 李鹏亮 马伟 刘西峰 《电子设计工程》 2015年第6期53-56,共4页
介绍了取样锁相环的基本原理和常见实现方式,基于ADS软件对取样鉴相器的理想电路模型和常见取样鉴相器的实际电路模型进行了仿真,实测的取样脉冲显示该电路模型可以较为准确地仿真取样鉴相器的工作特性,根据仿真结果分析了取样鉴相器匹... 介绍了取样锁相环的基本原理和常见实现方式,基于ADS软件对取样鉴相器的理想电路模型和常见取样鉴相器的实际电路模型进行了仿真,实测的取样脉冲显示该电路模型可以较为准确地仿真取样鉴相器的工作特性,根据仿真结果分析了取样鉴相器匹配电路及取样脉冲对称性对取样锁相环性能和稳定性的影响,给出了优化取样锁相环设计的方法。 展开更多
关键词 ADS 取样脉冲 取样鉴相器 取样锁相环
下载PDF
小型化取样锁相介质振荡器的研制 被引量:1
2
作者 郭文胜 袁彪 《半导体技术》 CAS CSCD 北大核心 2013年第7期502-505,509,共5页
提出了一种基于混合集成电路工艺制作的小型化取样锁相介质振荡器(PDRO)的设计方法。对取样鉴相电路与脉冲形成电路进行了理论分析,并深入探讨取样锁相技术原理,保证近端低相噪要求。采用自主设计的负阻GaAs HBT MMIC作为振荡源,解决了... 提出了一种基于混合集成电路工艺制作的小型化取样锁相介质振荡器(PDRO)的设计方法。对取样鉴相电路与脉冲形成电路进行了理论分析,并深入探讨取样锁相技术原理,保证近端低相噪要求。采用自主设计的负阻GaAs HBT MMIC作为振荡源,解决了用分立器件难于调试的问题,并实现了宽调谐带宽、低相位噪声,从而取消了调谐螺钉,达到了较高的稳定性和可靠性。应用ADS、Multisim软件对介质振荡器、环路滤波器进行了仿真设计,最终完成了频率0.500~40 GHz、小型化、系列化PDRO的研制,频率为9 GHz时PDRO实测试结果显示:输出功率17 dBm,杂波抑制大于75 dBc,相位噪声为-115 dBc/Hz@1 kHz,-125 dBc/Hz@10 kHz,-125 dBc/Hz@100 kHz,-144 dBc/Hz@1 MHz,外形封装尺寸为40 mm×40 mm×12.8 mm。 展开更多
关键词 小型化 锁相介质振荡器(PDRO) 相位噪声 取样鉴相器 混合集成
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部