期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
90nm CMOS工艺下3×V_(DD)容限静电检测电路 被引量:1
1
作者 杨兆年 刘红侠 朱嘉 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2015年第1期56-61,206,共7页
提出一种90nm 1.2VCMOS工艺下只用低压器件的新型3×VDD容限的静电检测电路.该电路利用纳米工艺MOSFET的栅极泄漏特性和反馈技术来控制触发晶体管并进而开启箝位器件(可控硅整流器),同时采用多级叠加结构以承受高电压应力.在静电放... 提出一种90nm 1.2VCMOS工艺下只用低压器件的新型3×VDD容限的静电检测电路.该电路利用纳米工艺MOSFET的栅极泄漏特性和反馈技术来控制触发晶体管并进而开启箝位器件(可控硅整流器),同时采用多级叠加结构以承受高电压应力.在静电放电时,该电路能产生38mA的触发电流.在3×VDD电压下工作时,每个器件都处于安全电压范围,在25℃时漏电流仅为52nA.仿真结果表明,该检测电路可成功用于3×VDD容限的接口缓冲器. 展开更多
关键词 检测电路 静电泄放 反馈 泄漏特性 叠加晶体管
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部