期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
90nm CMOS工艺下3×V_(DD)容限静电检测电路
被引量:
1
1
作者
杨兆年
刘红侠
朱嘉
《西安电子科技大学学报》
EI
CAS
CSCD
北大核心
2015年第1期56-61,206,共7页
提出一种90nm 1.2VCMOS工艺下只用低压器件的新型3×VDD容限的静电检测电路.该电路利用纳米工艺MOSFET的栅极泄漏特性和反馈技术来控制触发晶体管并进而开启箝位器件(可控硅整流器),同时采用多级叠加结构以承受高电压应力.在静电放...
提出一种90nm 1.2VCMOS工艺下只用低压器件的新型3×VDD容限的静电检测电路.该电路利用纳米工艺MOSFET的栅极泄漏特性和反馈技术来控制触发晶体管并进而开启箝位器件(可控硅整流器),同时采用多级叠加结构以承受高电压应力.在静电放电时,该电路能产生38mA的触发电流.在3×VDD电压下工作时,每个器件都处于安全电压范围,在25℃时漏电流仅为52nA.仿真结果表明,该检测电路可成功用于3×VDD容限的接口缓冲器.
展开更多
关键词
检测电路
静电泄放
反馈
泄漏特性
叠加晶体管
下载PDF
职称材料
题名
90nm CMOS工艺下3×V_(DD)容限静电检测电路
被引量:
1
1
作者
杨兆年
刘红侠
朱嘉
机构
西安电子科技大学宽禁带半导体材料与器件教育部重点实验室
出处
《西安电子科技大学学报》
EI
CAS
CSCD
北大核心
2015年第1期56-61,206,共7页
基金
国家自然科学基金资助项目(61376099
11235008)
+1 种基金
教育部博士点基金资助项目(20130203130002
20110203110012)
文摘
提出一种90nm 1.2VCMOS工艺下只用低压器件的新型3×VDD容限的静电检测电路.该电路利用纳米工艺MOSFET的栅极泄漏特性和反馈技术来控制触发晶体管并进而开启箝位器件(可控硅整流器),同时采用多级叠加结构以承受高电压应力.在静电放电时,该电路能产生38mA的触发电流.在3×VDD电压下工作时,每个器件都处于安全电压范围,在25℃时漏电流仅为52nA.仿真结果表明,该检测电路可成功用于3×VDD容限的接口缓冲器.
关键词
检测电路
静电泄放
反馈
泄漏特性
叠加晶体管
Keywords
detection circuit
electrostatic discharge
feedback
leaky characteristic
stacked transistors
分类号
TN495 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
90nm CMOS工艺下3×V_(DD)容限静电检测电路
杨兆年
刘红侠
朱嘉
《西安电子科技大学学报》
EI
CAS
CSCD
北大核心
2015
1
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部