期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
基于Al_(2)O_(3)/Chitosan叠层栅介质的双栅IGZO神经形态晶体管
1
作者 王靖瑜 万昌锦 万青 《无机材料学报》 SCIE EI CAS CSCD 北大核心 2023年第4期445-451,共7页
基于铟镓锌氧(IGZO)的双电层(EDL)晶体管以低加工温度、良好的一致性以及丰富的离子动力学等优势,在神经形态感知和计算系统中具有极大的潜在应用前景。然而,双电层IGZO晶体管的高漏电(>10 nA)导致的高能耗以及异常电流尖峰/毛刺一... 基于铟镓锌氧(IGZO)的双电层(EDL)晶体管以低加工温度、良好的一致性以及丰富的离子动力学等优势,在神经形态感知和计算系统中具有极大的潜在应用前景。然而,双电层IGZO晶体管的高漏电(>10 nA)导致的高能耗以及异常电流尖峰/毛刺一直是相关神经形态计算发展的主要障碍之一。本研究提出了一种具有Al_(2)O_(3)/壳聚糖(Chitosan)叠层栅介质的新型IGZO神经形态晶体管。与单层壳聚糖栅介质晶体管相比,引入Al_(2)O_(3)叠层的器件具有78.3 mV/decade的低亚阈值摆幅,在1.8 V电压下1.3 nA的低漏电流(降低约98%),3.73 V的大滞回窗口(提升3.4倍)以及0.86 nA的低兴奋性突触后电流(降低约97%),单脉冲(0.5 V,20 ms)功耗仅为1.7 pJ(降低约96%)。此外,研究还基于双栅EDL协同调控实现了尖峰突触功能的模拟和沟道电流的有效调制,并有效规避突触塑性模拟中高漏电导致的非正常电流尖峰/毛刺。上述结果表明,堆叠高k栅介质可以有效改善神经形态器件的漏电、功耗和性能,为进一步开发超低功耗神经形态感知和计算系统提供了新的思路。 展开更多
关键词 神经形态器件 IGZO晶体管 人造突触 叠层栅介质 高K介质 突触可塑性
下载PDF
恒压应力下超薄Si_3N_4/SiO_2叠层栅介质与SiO_2栅介质寿命比较
2
作者 林钢 徐秋霞 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2004年第12期1717-1721,共5页
以等效氧化层厚度 (EOT)同为 2 .1nm的纯 Si O2 栅介质和 Si3N4 / Si O2 叠层栅介质为例 ,给出了恒定电压应力下超薄栅介质寿命预测的一般方法 ,并在此基础上比较了纯 Si O2 栅介质和 Si3N4 / Si O2 叠层栅介质在恒压应力下的寿命 .结... 以等效氧化层厚度 (EOT)同为 2 .1nm的纯 Si O2 栅介质和 Si3N4 / Si O2 叠层栅介质为例 ,给出了恒定电压应力下超薄栅介质寿命预测的一般方法 ,并在此基础上比较了纯 Si O2 栅介质和 Si3N4 / Si O2 叠层栅介质在恒压应力下的寿命 .结果表明 ,Si3N4 / Si O2 叠层栅介质比同样 EOT的纯 Si O2 栅介质有更长的寿命 ,这说明 Si3N4 / Si O2 叠层栅介质有更高的可靠性 . 展开更多
关键词 恒压应力 超薄Si3N4/SiO2 叠层栅介质 超薄SiO2介质 介质寿命预测
下载PDF
柔性H_(f)O_(2)/Ta_(2)O_(5)叠层栅介质ZnO薄膜晶体管
3
作者 胡伟涛 杨帆 +3 位作者 杨小天 王超 王艳杰 孙名扬 《液晶与显示》 CAS CSCD 北大核心 2022年第10期1310-1316,共7页
为了有效提高柔性薄膜晶体管的电学性能,室温条件下,在聚酰亚胺(PI)衬底上使用H_(f)O_(2)/Ta_(2)O_(5)两种高介电常数材料相结合的叠层结构代替单层Ta_(2)O_(5)作为栅电介质,探究其对器件电学性能的影响。采用磁控溅射法制备薄膜,研究... 为了有效提高柔性薄膜晶体管的电学性能,室温条件下,在聚酰亚胺(PI)衬底上使用H_(f)O_(2)/Ta_(2)O_(5)两种高介电常数材料相结合的叠层结构代替单层Ta_(2)O_(5)作为栅电介质,探究其对器件电学性能的影响。采用磁控溅射法制备薄膜,研究了叠层栅电介质结构中Ta_(2)O_(5)层在不同溅射时长、不同氧氩比条件下对于器件电学性能的影响,并进行H_(f)O_(2)/Ta_(2)O_(5)叠层栅电介质器件与Ta_(2)O_(5)单层栅电介质器件的比较。结果表明,Ta_(2)O_(5)栅电介质层在溅射时长为1 h、氧氩比为10∶90时,器件电学性能达到最佳。叠层栅电介质结构的引入显著提高了器件电学性能,电流开关比为1.27×10^(6),阈值电压为9.1 V,亚阈值摆幅为0.54 V/decade,载流子迁移率为7.03 cm^(2)/(V·s)。 展开更多
关键词 PI 介质 磁控溅射法 溅射时长 氧氩比
下载PDF
Electrical Properties of Ultra Thin Nitride/Oxynitride Stack Dielectrics pMOS Capacitor with Refractory Metal Gate
4
作者 钟兴华 吴峻峰 +1 位作者 杨建军 徐秋霞 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2005年第4期651-655,共5页
Electrical properties of high quality ultra thin nitride/oxynitride(N/O)stack dielectrics pMOS capacitor with refractory metal gate electrode are investigated,and ultra thin (<2 nm) N/O stack gate dielectrics with ... Electrical properties of high quality ultra thin nitride/oxynitride(N/O)stack dielectrics pMOS capacitor with refractory metal gate electrode are investigated,and ultra thin (<2 nm) N/O stack gate dielectrics with significant low leakage current and high resistance to boron penetration are fabricated.Experiment results show that the stack gate dielectric of nitride/oxynitride combined with improved sputtered tungsten/titanium nitride (W/TiN) gate electrode is one of the candidates for deep sub-micron metal gate CMOS devices. 展开更多
关键词 equivalent oxide thickness nitride/oxynitride gate dielectric stack high k boron-penetration metal gate
下载PDF
A High Performance Sub-100nm Nitride/Oxynitride Stack Gate Dielectric CMOS Device with Refractory W/TiN Metal Gates
5
作者 钟兴华 周华杰 +1 位作者 林钢 徐秋霞 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2006年第3期448-453,共6页
By complementing the equivalent oxide thickness (EOT) of a 1.7nm nitride/oxynitride (N/O) stack gate dielectric (EOT- 1.7nm) with a W/TiN metal gate electrode,metal gate CMOS devices with sub-100nm gate length a... By complementing the equivalent oxide thickness (EOT) of a 1.7nm nitride/oxynitride (N/O) stack gate dielectric (EOT- 1.7nm) with a W/TiN metal gate electrode,metal gate CMOS devices with sub-100nm gate length are fabricated in China for the first time. The key technologies adopted to restrain SCE and to improve drive ability include a 1.7nm N/O stack gate dielectric, non-CMP planarization technology, a T-type refractory W/TiN metal stack gate electrode, and a novel super steep retrograde channel doping using heavy ion implantation and a double sidewall scheme. Using these optimized key technologies, high performance 95nm metal gate CMOS devices with excellent SCE and good driving ability are fabricated. Under power supply voltages of VDS ± 1.5V and VGS± 1.8V,drive currents of 679μA/μm for nMOS and - 327μA/μm for pMOS are obtained. A subthreshold slope of 84.46mV/dec, DIBL of 34.76mV/V, and Vth of 0.26V for nMOS, and a subthreshold slope of 107.4mV/dec,DIBL of 54.46mV/V, and Vth of 0.27V for pMOS are achieved. These results show that the combined technology has indeed thoroughly eliminated the boron penetration phenomenon and polysilicon depletion effect ,effectively reduced gate tunneling leakage, and improved device reliability. 展开更多
关键词 equivalent oxide thickness nitride/oxynitride gate dielectric stack W/TiN metal gate non-CMP planarization
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部