期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
微处理器设计中的时序验证及优化 被引量:2
1
作者 朱宇耀 苏凯雄 陈建 《现代电子技术》 2012年第8期147-149,153,共4页
为了解决微处理器设计中时序验证和性能优化问题,采取可综合代码设计到静态时序分析过程中针对关键路径进行处理的策略,完成了系统性能优化的完整流程。理论分析和实践结果证明,根据RTL级的静态时序分析结果进行系统关键路径的优化,可... 为了解决微处理器设计中时序验证和性能优化问题,采取可综合代码设计到静态时序分析过程中针对关键路径进行处理的策略,完成了系统性能优化的完整流程。理论分析和实践结果证明,根据RTL级的静态时序分析结果进行系统关键路径的优化,可显著提高微处理器的总体性能,减少设计的迭代次数,缩短了设计的周期。 展开更多
关键词 微处理器 关键路径 可综合代码设计 静态时序分析
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部