期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
微处理器设计中的时序验证及优化
被引量:
2
1
作者
朱宇耀
苏凯雄
陈建
《现代电子技术》
2012年第8期147-149,153,共4页
为了解决微处理器设计中时序验证和性能优化问题,采取可综合代码设计到静态时序分析过程中针对关键路径进行处理的策略,完成了系统性能优化的完整流程。理论分析和实践结果证明,根据RTL级的静态时序分析结果进行系统关键路径的优化,可...
为了解决微处理器设计中时序验证和性能优化问题,采取可综合代码设计到静态时序分析过程中针对关键路径进行处理的策略,完成了系统性能优化的完整流程。理论分析和实践结果证明,根据RTL级的静态时序分析结果进行系统关键路径的优化,可显著提高微处理器的总体性能,减少设计的迭代次数,缩短了设计的周期。
展开更多
关键词
微处理器
关键路径
可综合代码设计
静态时序分析
下载PDF
职称材料
题名
微处理器设计中的时序验证及优化
被引量:
2
1
作者
朱宇耀
苏凯雄
陈建
机构
福州大学物理与信息工程学院
出处
《现代电子技术》
2012年第8期147-149,153,共4页
基金
福建省科技重大专题专项目(2009HZ0003-12010HZ0004-1)
福建省科技厅重大专项(2011H6015)
文摘
为了解决微处理器设计中时序验证和性能优化问题,采取可综合代码设计到静态时序分析过程中针对关键路径进行处理的策略,完成了系统性能优化的完整流程。理论分析和实践结果证明,根据RTL级的静态时序分析结果进行系统关键路径的优化,可显著提高微处理器的总体性能,减少设计的迭代次数,缩短了设计的周期。
关键词
微处理器
关键路径
可综合代码设计
静态时序分析
Keywords
microprocessor
critical path
synthesizable code design
static time sequence analysis
分类号
TN918 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
微处理器设计中的时序验证及优化
朱宇耀
苏凯雄
陈建
《现代电子技术》
2012
2
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部