期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
利用DA算法实现大规模FIR滤波器 被引量:8
1
作者 李林 《实验科学与技术》 2006年第2期7-9,共3页
分布式算法是一种广泛地应用在可编程逻辑序列(FPGA)和ASIC设计中计算乘积和的算法。DA算法的处理速度仅与输入的位宽有关,对于大规模乘积和的运算,其计算速度有着明显的优势。当输入位宽过大时,可以将DA算法改进成并串结构以获得更快... 分布式算法是一种广泛地应用在可编程逻辑序列(FPGA)和ASIC设计中计算乘积和的算法。DA算法的处理速度仅与输入的位宽有关,对于大规模乘积和的运算,其计算速度有着明显的优势。当输入位宽过大时,可以将DA算法改进成并串结构以获得更快的处理速度。该文对在FPGA中利用DA算法实现大规模FIR滤波器,提出了具体的实现方案。 展开更多
关键词 分布式算法 可编程逻辑序列 FIR滤波器
下载PDF
10 Gbit/s PRBS tester implemented in FPGA 被引量:1
2
作者 苗澎 王志功 《Journal of Southeast University(English Edition)》 EI CAS 2007年第4期516-519,共4页
The design of an FPGA( field programmable gate array) based programmable SONET (synchronous optical network) OC-192 10 Gbit/s PRBS (pseudo-random binary sequence) generator and a bit interleaved polarity 8 (BI... The design of an FPGA( field programmable gate array) based programmable SONET (synchronous optical network) OC-192 10 Gbit/s PRBS (pseudo-random binary sequence) generator and a bit interleaved polarity 8 (BIP-8) error detector is presented. Implemented in a parallel feedback configuration, this tester features PRBS generation of sequences with bit lengths of 2^7 - 1,2^10- 1,2^15 - 1,2^23 - land 2^31 - 1 for up to 10 Gbit/s applications with a 10 Gbit/s optical transceiver, via the SFI-4 (OC-192 serdes-framer interface). In the OC-192 frame alignment circuit, a dichotomy search algorithm logic which performs the functions of word alignment and STM-64/OC192 de-frame speeds up the frame sync logic and reduces circuit complexity greatly. The system can be used as a low cost tester to evaluate the performance of OC-192 devices and components, taking the replacement of precious commercial PRBS testers. 展开更多
关键词 bit interleaved polarity 8 BIP-8 synchronous digital hierarchy SDH FRAMER field programmable gate array (FPGA) pseudo-random binary sequence (PRBS)
下载PDF
基于FPGA的USB2.0设计
3
作者 陈波 李莎 《微处理机》 2008年第3期14-15,18,共3页
将USB2.0的接口通过在FPGA上设计验证实现了与AHB总线的通讯,可以将其嵌入在ASIC芯片中。这次设计是作为802.11g无限网卡中的一个接口,以进行高速的数据传输。
关键词 通用串行总线 接口 可编程逻辑序列
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部