-
题名AES算法中基于流水线的可逆S盒设计与实现
被引量:6
- 1
-
-
作者
程桂花
罗永龙
齐学梅
左开中
-
机构
安徽师范大学数学计算机科学学院
安徽师范大学网络与信息安全工程技术研究中心
-
出处
《小型微型计算机系统》
CSCD
北大核心
2012年第3期576-581,共6页
-
基金
国家自然科学基金项目(60703071)资助
安徽省优秀青年科技基金项目(08040106806)资助
安徽省自然科学基金项目(070412043)资助
-
文摘
AES中S盒是一个非线性的字节代替变换,在AES算法中占有较大的比重,也是整个AES加解密硬件实现的关键模块.分析基于费马定理的正逆S盒算法原理及特点,使用Verilog HDL设计可逆S盒电路,通过FPGA实现正逆S盒运算.电路引入可装配的流水线结构,设计一种小规模、快速的可逆S盒运算电路,既可实现正S盒运算,又可实现逆S盒运算,加速S盒运算的过程,减小AES加解密电路的规模,对AES算法的硬件实现具有实际价值.
-
关键词
AEs算法
模逆运算
可逆s盒
费马定理
硬件设计
-
Keywords
AEs algorithm
modular inversion
reversible s-BOX
hardware design
-
分类号
TP301
[自动化与计算机技术—计算机系统结构]
-