期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
一种嵌入式处理器Cache的可在线配置和低功耗设计
1
作者 刘坤杰 孟建熠 +1 位作者 严晓浪 葛海通 《电路与系统学报》 CSCD 北大核心 2009年第5期37-41,共5页
本文提出了一种基于"组拼合"技术的嵌入式片上高速缓存(Cache)在线可配置结构。在线可配置Cache可以针对不同的应用,配置Cache的组关联等参数,从而在保持应用性能基本不变的前提下,有效降低Cache的动态功耗。其中水平组拼合... 本文提出了一种基于"组拼合"技术的嵌入式片上高速缓存(Cache)在线可配置结构。在线可配置Cache可以针对不同的应用,配置Cache的组关联等参数,从而在保持应用性能基本不变的前提下,有效降低Cache的动态功耗。其中水平组拼合方式与Gated-Vdd技术配合使用,不仅可以有效降低动态功耗,而且可以降低超深亚微米工艺中不断凸现的静态漏电功耗。将该结构应用于32-bit嵌入式处理器CK510中,PowerStone测试基准中的一组应用测试表明,组拼合可在线配置Cache结构可以显著降低处理器功耗。 展开更多
关键词 嵌入式处理器 片上缓存 可配置设计:
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部