期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于数字微差法的模拟量输入合并单元校验仪溯源方法研究
被引量:
6
1
作者
杨剑
刘郁猷
+2 位作者
李红斌
李哲
王毓琦
《电测与仪表》
北大核心
2019年第21期140-146,共7页
目前模拟量输入合并单元校验仪的溯源工作仍然沿袭传统互感器校验仪溯源的方法,采用模拟微差方法,硬件复杂、稳定性较差,导致溯源存在一定的不确定性。文章根据合并单元校验仪的工作原理与特点,分析了其误差来源,在此基础上提出了一种...
目前模拟量输入合并单元校验仪的溯源工作仍然沿袭传统互感器校验仪溯源的方法,采用模拟微差方法,硬件复杂、稳定性较差,导致溯源存在一定的不确定性。文章根据合并单元校验仪的工作原理与特点,分析了其误差来源,在此基础上提出了一种基于数字微差法的适用于合并单元校验仪的溯源系统,通过构建具有微差叠加功能的0.02级标准合并单元,实现基于数字微差的溯源方法。为了保证相位微差精度,提出了一种基于Hilbert变换的相位微差算法,该算法在频率偏移、含有谐波等各种常见参比条件综合影响下,具有优于10-10分的移相精度,且不影响幅值。使用数字微差法能够为0.05级及以下精度等级的合并单元校验仪提供溯源,与现有溯源方法相比,该方法采用数字算法实现微差叠加,简化了硬件结构、稳定性好、不易受环境影响、算法精度高,具有较好的工程应用价值。
展开更多
关键词
模拟量输入
合并单元校验仪
溯源方法
微差法
HILBERT变换
下载PDF
职称材料
基于FPGA实现的MU校验仪采样实时接口设计
2
作者
于旭
《机械工程与自动化》
2017年第4期200-201,203,共3页
由于合并单元检验仪的主控DSP的计算任务繁多,计算耗时相对较长,用于数据通信的时间减少,从而影响合并单元校验仪的采样实时性。提出一种基于ADI公司Blackfin DSP BF609的Link Port协议的FPGA接口设计方法,同步时钟最大达到83 MHz,最大...
由于合并单元检验仪的主控DSP的计算任务繁多,计算耗时相对较长,用于数据通信的时间减少,从而影响合并单元校验仪的采样实时性。提出一种基于ADI公司Blackfin DSP BF609的Link Port协议的FPGA接口设计方法,同步时钟最大达到83 MHz,最大数据吞吐率为650 Mb/s,极大地提高了数据通信效率,也提高了合并单元测试仪的采样实时性。
展开更多
关键词
实时性
FPGA
合并单元校验仪
采样
下载PDF
职称材料
题名
基于数字微差法的模拟量输入合并单元校验仪溯源方法研究
被引量:
6
1
作者
杨剑
刘郁猷
李红斌
李哲
王毓琦
机构
国网山东省电力公司电力科学研究院
华中科技大学电气与电子工程学院
出处
《电测与仪表》
北大核心
2019年第21期140-146,共7页
基金
国家重点研发计划项目(2016YFA0401703)
文摘
目前模拟量输入合并单元校验仪的溯源工作仍然沿袭传统互感器校验仪溯源的方法,采用模拟微差方法,硬件复杂、稳定性较差,导致溯源存在一定的不确定性。文章根据合并单元校验仪的工作原理与特点,分析了其误差来源,在此基础上提出了一种基于数字微差法的适用于合并单元校验仪的溯源系统,通过构建具有微差叠加功能的0.02级标准合并单元,实现基于数字微差的溯源方法。为了保证相位微差精度,提出了一种基于Hilbert变换的相位微差算法,该算法在频率偏移、含有谐波等各种常见参比条件综合影响下,具有优于10-10分的移相精度,且不影响幅值。使用数字微差法能够为0.05级及以下精度等级的合并单元校验仪提供溯源,与现有溯源方法相比,该方法采用数字算法实现微差叠加,简化了硬件结构、稳定性好、不易受环境影响、算法精度高,具有较好的工程应用价值。
关键词
模拟量输入
合并单元校验仪
溯源方法
微差法
HILBERT变换
Keywords
analog-input merging unit calibrator
traceability method
differential method
Hilbert transform
分类号
TM933 [电气工程—电力电子与电力传动]
下载PDF
职称材料
题名
基于FPGA实现的MU校验仪采样实时接口设计
2
作者
于旭
机构
国网吉林省电力有限公司电力科学研究院
出处
《机械工程与自动化》
2017年第4期200-201,203,共3页
文摘
由于合并单元检验仪的主控DSP的计算任务繁多,计算耗时相对较长,用于数据通信的时间减少,从而影响合并单元校验仪的采样实时性。提出一种基于ADI公司Blackfin DSP BF609的Link Port协议的FPGA接口设计方法,同步时钟最大达到83 MHz,最大数据吞吐率为650 Mb/s,极大地提高了数据通信效率,也提高了合并单元测试仪的采样实时性。
关键词
实时性
FPGA
合并单元校验仪
采样
Keywords
real time
FPGA
merging unit tester
sampling
分类号
TP273 [自动化与计算机技术—检测技术与自动化装置]
TP334.7 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于数字微差法的模拟量输入合并单元校验仪溯源方法研究
杨剑
刘郁猷
李红斌
李哲
王毓琦
《电测与仪表》
北大核心
2019
6
下载PDF
职称材料
2
基于FPGA实现的MU校验仪采样实时接口设计
于旭
《机械工程与自动化》
2017
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部