期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
一种快速高精度的交流采样同步优化算法 被引量:7
1
作者 倪云峰 董张卓 李启瑞 《高电压技术》 EI CAS CSCD 北大核心 2004年第4期14-16,共3页
分析了软件常规同步采样算法的误差原因并提出了一种交流采样同步优化算法。该算法在每个采样周期内 ,动态调整采样间隔。仿真实验发现了算法中采样间隔的补差规律 ,利用它能减小微处理器的运算量 ,加快系统运行速度。该算法用于GEA 2 0... 分析了软件常规同步采样算法的误差原因并提出了一种交流采样同步优化算法。该算法在每个采样周期内 ,动态调整采样间隔。仿真实验发现了算法中采样间隔的补差规律 ,利用它能减小微处理器的运算量 ,加快系统运行速度。该算法用于GEA 2 0 0 0ARTU产品的结果表明 ,它能有效减小同步误差、提高测量精度及减少运算量 ,增强系统采样的实时性。 展开更多
关键词 电力参数 测量 交流采样同步优化算法 GEA-2000ARTU
下载PDF
可重构阵列的同步性能优化算法 被引量:3
2
作者 张元瑞 武继刚 段新明 《计算机科学》 CSCD 北大核心 2012年第3期295-298,F0003,共5页
可重构多处理器阵列上的容错技术可用来重构含有故障单元的处理器阵列,以便获得最大可用的目标阵列。现有的研究成果主要侧重于重构算法的构造,还没有涉及对重构后目标阵列的同步通讯性能的研究。提出了一种改善目标阵列同步通讯性能的... 可重构多处理器阵列上的容错技术可用来重构含有故障单元的处理器阵列,以便获得最大可用的目标阵列。现有的研究成果主要侧重于重构算法的构造,还没有涉及对重构后目标阵列的同步通讯性能的研究。提出了一种改善目标阵列同步通讯性能的电路优化算法,用来降低目标阵列行与行之间通讯的延时,使得相邻两行处理器的通讯尽可能达到同步。实验结果表明,提出的算法对不同大小、不同故障率的阵列都有相应的同步通讯性能的改善。 展开更多
关键词 超大规模集成电路(VLSI)处理器阵列 重构算法 容错 同步优化算法
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部