期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于SERDES的同步光纤环网设计与实现
1
作者
赵晓宇
江可扬
《船电技术》
2016年第6期6-8,14,共4页
本文介绍了一种基于SERDES的同步光纤环网的设计以及实现方法,其实现方法简单,同步效果好。通过采用FPGA中的SERDES收发器可使得信息传输速度达到1.25 Gbps,并通过链路协议有效的控制了信息在每个节点的传输延时,使得网络传输周期大大...
本文介绍了一种基于SERDES的同步光纤环网的设计以及实现方法,其实现方法简单,同步效果好。通过采用FPGA中的SERDES收发器可使得信息传输速度达到1.25 Gbps,并通过链路协议有效的控制了信息在每个节点的传输延时,使得网络传输周期大大的减小,从而实现对高频率控制的支持。本文的通信协议还实现了信号采集的同步,从而提高控制精度。最终通过在硬件系统上的实验,验证了设计的正确性和可靠性。
展开更多
关键词
SERDE
FPGA实现
同步光纤环网
信号
同步
采集
实时通信
Verilog编程
下载PDF
职称材料
题名
基于SERDES的同步光纤环网设计与实现
1
作者
赵晓宇
江可扬
机构
武汉船用电力装置研究所
出处
《船电技术》
2016年第6期6-8,14,共4页
文摘
本文介绍了一种基于SERDES的同步光纤环网的设计以及实现方法,其实现方法简单,同步效果好。通过采用FPGA中的SERDES收发器可使得信息传输速度达到1.25 Gbps,并通过链路协议有效的控制了信息在每个节点的传输延时,使得网络传输周期大大的减小,从而实现对高频率控制的支持。本文的通信协议还实现了信号采集的同步,从而提高控制精度。最终通过在硬件系统上的实验,验证了设计的正确性和可靠性。
关键词
SERDE
FPGA实现
同步光纤环网
信号
同步
采集
实时通信
Verilog编程
Keywords
SERDES
FPGA implementation
synchronous ring fiber net
synchronous signal acquisition
Real-time communication
Verilog programming
分类号
TP791 [自动化与计算机技术—检测技术与自动化装置]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于SERDES的同步光纤环网设计与实现
赵晓宇
江可扬
《船电技术》
2016
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部