-
题名基于同步并行结构的视频处理IP模块的VLSI设计
被引量:1
- 1
-
-
作者
张光烈
郑南宁
吴勇
张霞
-
机构
西安交通大学人工智能与机器人研究所
-
出处
《电子学报》
EI
CAS
CSCD
北大核心
2002年第7期945-948,共4页
-
基金
国家 8 63高技术超大规模集成电路SOC重大专项预启动项目 (No .863 SOC Y 2 1 )
-
文摘
本文在讨论隔行视频信号的逐行处理算法的VLSI实现和视频信号的色度处理和色度空间转换的硬件实现基础上 ,针对视频信号处理实时性 ,并发性以及运算量大的特点 ,提出了基于同步并行流水线的VLSI结构 .同时结合SOC的IP模块设计给出相应的硬件实现算法 .该设计已基于 0 35 μmCMOS工艺标准单元库进行了综合验证 .
-
关键词
同步并行结构
视频处理
IP模块
VLSI结构
隔行视频信号
逐行处理算法
-
Keywords
synchronous and parallel architecture
video processing
IP module
VLSI architecture
-
分类号
TN941.1
[电子电信—信号与信息处理]
-
-
题名同步部分并行结构的准循环LDPC码译码器
- 2
-
-
作者
许恩杨
姜明
赵春明
-
机构
东南大学移动通信国家重点实验室
-
出处
《电子与信息学报》
EI
CSCD
北大核心
2008年第7期1630-1634,共5页
-
基金
国家自然科学基金重大项目(60496311)
国家863计划项目(2006AA01Z263)资助课题
-
文摘
该文根据准循环LDPC码的结构特点,提出了一种同步部分并行结构的译码器。在译码器中,校验节点处理单元和变量节点处理单元同时并行工作,使得迭代过程中新产生的软信息能够被提前使用,加快迭代的收敛速度。同时,采用差分演化的方法对各节点处理单元的起始位置进行优化,进一步提高了译码器的性能。仿真结果表明,该方案在译码性能和复杂度上都要优于现有其他方案,适合高速译码器的实现。
-
关键词
低密度奇偶校验(LDPC)码
译码器
同步部分并行结构
-
Keywords
Low-Density Parity-Check (LDPC) codes
Decoder
Synchro partially parallel architecture
-
分类号
TN911.22
[电子电信—通信与信息系统]
-