期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于同步并行结构的视频处理IP模块的VLSI设计 被引量:1
1
作者 张光烈 郑南宁 +1 位作者 吴勇 张霞 《电子学报》 EI CAS CSCD 北大核心 2002年第7期945-948,共4页
本文在讨论隔行视频信号的逐行处理算法的VLSI实现和视频信号的色度处理和色度空间转换的硬件实现基础上 ,针对视频信号处理实时性 ,并发性以及运算量大的特点 ,提出了基于同步并行流水线的VLSI结构 .同时结合SOC的IP模块设计给出相应... 本文在讨论隔行视频信号的逐行处理算法的VLSI实现和视频信号的色度处理和色度空间转换的硬件实现基础上 ,针对视频信号处理实时性 ,并发性以及运算量大的特点 ,提出了基于同步并行流水线的VLSI结构 .同时结合SOC的IP模块设计给出相应的硬件实现算法 .该设计已基于 0 35 μmCMOS工艺标准单元库进行了综合验证 . 展开更多
关键词 同步并行结构 视频处理 IP模块 VLSI结构 隔行视频信号 逐行处理算法
下载PDF
同步部分并行结构的准循环LDPC码译码器
2
作者 许恩杨 姜明 赵春明 《电子与信息学报》 EI CSCD 北大核心 2008年第7期1630-1634,共5页
该文根据准循环LDPC码的结构特点,提出了一种同步部分并行结构的译码器。在译码器中,校验节点处理单元和变量节点处理单元同时并行工作,使得迭代过程中新产生的软信息能够被提前使用,加快迭代的收敛速度。同时,采用差分演化的方法对各... 该文根据准循环LDPC码的结构特点,提出了一种同步部分并行结构的译码器。在译码器中,校验节点处理单元和变量节点处理单元同时并行工作,使得迭代过程中新产生的软信息能够被提前使用,加快迭代的收敛速度。同时,采用差分演化的方法对各节点处理单元的起始位置进行优化,进一步提高了译码器的性能。仿真结果表明,该方案在译码性能和复杂度上都要优于现有其他方案,适合高速译码器的实现。 展开更多
关键词 低密度奇偶校验(LDPC)码 译码器 同步部分并行结构
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部