期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
低功耗四边沿触发器设计 被引量:1
1
作者 郎燕峰 沈继忠 《电路与系统学报》 CSCD 北大核心 2012年第6期37-41,共5页
根据在保持电路原有性能的前提下可通过降低时钟频率来降低系统功耗的原理和双边沿触发器的设计思想,本文将多值信号信息量大的优点应用于时钟网络上设计了基于三值时钟的四边沿触发器,消除了三值时钟的冗余跳变,从而通过降低时钟频率... 根据在保持电路原有性能的前提下可通过降低时钟频率来降低系统功耗的原理和双边沿触发器的设计思想,本文将多值信号信息量大的优点应用于时钟网络上设计了基于三值时钟的四边沿触发器,消除了三值时钟的冗余跳变,从而通过降低时钟频率的方式达到降低功耗的目的。本文设计的四边沿触发器电路结构简单,既可以用于二值时序电路中也可以用于多值时序电路中。模拟结果表明,本文设计的四边沿触发器具有正确的逻辑功能且能有效地降低系统功耗。 展开更多
关键词 低功耗 多值逻辑 三值时钟 四边沿触发器
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部