期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
LTE中卷积码的译码器设计与FPGA实现 被引量:1
1
作者 李冬冬 《现代电子技术》 2011年第13期46-48,52,共4页
基于长期演进(LTE)的Tail-biting卷积码,介绍了维特比译码算法,它是一种最优的卷积码译码算法。由于Tail-biting卷积码的循环特性,采用固定延迟译码的方法,降低了译码复杂度。通过使用全并行的结构及简单的回溯存储方法,设计了一个具有... 基于长期演进(LTE)的Tail-biting卷积码,介绍了维特比译码算法,它是一种最优的卷积码译码算法。由于Tail-biting卷积码的循环特性,采用固定延迟译码的方法,降低了译码复杂度。通过使用全并行的结构及简单的回溯存储方法,设计了一个具有高速和低复杂度的固定延迟译码器。在FPGA上实现并验证,验证结果表明译码器的性能满足了LTE系统的要求。 展开更多
关键词 LTE Tail—biting卷积码 维特比译码算法 固定延迟译码 FPGA
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部