期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
一种基于国产嵌入式CPU核的BP神经网络SoC设计
被引量:
1
1
作者
徐文亮
《电子技术应用》
2021年第4期63-66,共4页
基于国产嵌入式CPU核CK803S及其SoC设计平台,设计一款BP神经网络SoC。给出了SoC的设计结构及BP神经网络硬件加速器的设计方案,针对BP神经网络硬件加速器中非线性的Sigmod和Guass激活函数,选择了一种既不影响速度又节约资源的方法来实现...
基于国产嵌入式CPU核CK803S及其SoC设计平台,设计一款BP神经网络SoC。给出了SoC的设计结构及BP神经网络硬件加速器的设计方案,针对BP神经网络硬件加速器中非线性的Sigmod和Guass激活函数,选择了一种既不影响速度又节约资源的方法来实现,并对其性能、功耗进行优化。验证结果表明,设计满足要求。
展开更多
关键词
BP神经网络
国产嵌入式处理器ck803s
s
oC设计平台
FPGA实现
下载PDF
职称材料
题名
一种基于国产嵌入式CPU核的BP神经网络SoC设计
被引量:
1
1
作者
徐文亮
机构
杭州电子科技大学电子信息学院
出处
《电子技术应用》
2021年第4期63-66,共4页
文摘
基于国产嵌入式CPU核CK803S及其SoC设计平台,设计一款BP神经网络SoC。给出了SoC的设计结构及BP神经网络硬件加速器的设计方案,针对BP神经网络硬件加速器中非线性的Sigmod和Guass激活函数,选择了一种既不影响速度又节约资源的方法来实现,并对其性能、功耗进行优化。验证结果表明,设计满足要求。
关键词
BP神经网络
国产嵌入式处理器ck803s
s
oC设计平台
FPGA实现
Keywords
BP neural network
dome
s
tic embedded proce
s
s
or
ck
803
s
s
oC de
s
ign platform
FPGA implement
分类号
TN47 [电子电信—微电子学与固体电子学]
TN492 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
一种基于国产嵌入式CPU核的BP神经网络SoC设计
徐文亮
《电子技术应用》
2021
1
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部