期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
片上多核处理器共享末级缓存动静结合地址映射机制 被引量:1
1
作者 曹非 刘志勇 《计算机科学》 CSCD 北大核心 2012年第8期304-310,共7页
片上多核处理器(CMP)通常采用私有或者共享的末级高速缓存(cache)结构,而共享末级cache一般使用静态地址映射机制。该机制将各处理器临时私有访问的数据映射于分布在其他处理器的末级cache中,使得各处理器对临时私有数据的访问延时增加... 片上多核处理器(CMP)通常采用私有或者共享的末级高速缓存(cache)结构,而共享末级cache一般使用静态地址映射机制。该机制将各处理器临时私有访问的数据映射于分布在其他处理器的末级cache中,使得各处理器对临时私有数据的访问延时增加。针对该问题,提出了一种动静结合的共享末级cache地址映射方法。该方法可将原来静态映射于其他处理器末级cache中的临时私有数据动态映射于访问者处理器的本地末级cache中,减少了大量静态映射所造成的长延时非本地末级cache访问,从而有效降低了整个共享末级cache的访问延时,在提高性能的同时降低了功耗和带宽使用。实验结果表明,动静结合的地址映射方式应用于采用环连接互连结构和侦听顺序环协议的CMP结构时,可获得的平均性能提升为9%,最大性能提升为38%。 展开更多
关键词 片上多核处理器 共享末级高速缓存 地址映射机制 侦听顺序环协议
下载PDF
一种基于总线的多处理器共享内存机制 被引量:6
2
作者 徐恪 吴建平 +1 位作者 喻中超 徐明伟 《小型微型计算机系统》 CSCD 北大核心 2003年第3期321-326,共6页
基于总线的分布式多处理器体系结构是目前常见的高性能路由器硬件体系结构 .清华大学计算机系在研制“86 3”重大项目“高性能安全路由器”的过程中 ,在基于 Compact PCI总线的 Power PC多处理器平台上实现了一种多处理器共享内存机制 ... 基于总线的分布式多处理器体系结构是目前常见的高性能路由器硬件体系结构 .清华大学计算机系在研制“86 3”重大项目“高性能安全路由器”的过程中 ,在基于 Compact PCI总线的 Power PC多处理器平台上实现了一种多处理器共享内存机制 .该共享内存机制 (SM机制 )实现了一系列核心对象 ,包括 SM内存、SM信号量、SM消息队列和SM任务控制块等 .本文详细介绍了 展开更多
关键词 多处理器 共享内存机制 CPU COMPACTPCI总线 地址映射机制 消息通信 INTERNET
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部