期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于EDA技术的高速FIFO设计
1
作者 邵明杰 《现代电子技术》 2005年第22期93-94,97,共3页
利用Lattice公司的在系统可编程逻辑器件ispLSI6192芯片构造4个双向、独立的128×9位F IFO高速数据存储栈区(FIFO),并对芯片可编程逻辑编程建立快速地址加1计数器以及FIFO控制逻辑,控制逻辑分别对4个FIFO栈区进行读/写控制;实现将... 利用Lattice公司的在系统可编程逻辑器件ispLSI6192芯片构造4个双向、独立的128×9位F IFO高速数据存储栈区(FIFO),并对芯片可编程逻辑编程建立快速地址加1计数器以及FIFO控制逻辑,控制逻辑分别对4个FIFO栈区进行读/写控制;实现将系统的高速数据栈区及其控制逻辑功能在同一个芯片上实现,从而提高计算机数据通信的速度、效率以及提高系统的集成度和降低系统的故障率。 展开更多
关键词 高速数据栈区 地址自动加1计数器 高速寄存器 FIFO
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部