期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
一种高速高增益CMOS运算放大器的设计 被引量:1
1
作者 匡志伟 唐宁 +1 位作者 金剑 任李悦 《电子器件》 CAS 2009年第5期871-874,共4页
设计了一种应用于采样保持电路中高速高增益运算放大器。该运放采用全差分增益提高型共源共栅结构。在输入信号通路上加入适当的补偿电容,消除了零极点对对运放建立时间的影响,同时对主运放的次极点进行了优化,改进了相位裕度。采用0.35... 设计了一种应用于采样保持电路中高速高增益运算放大器。该运放采用全差分增益提高型共源共栅结构。在输入信号通路上加入适当的补偿电容,消除了零极点对对运放建立时间的影响,同时对主运放的次极点进行了优化,改进了相位裕度。采用0.35μmCMOS工艺仿真,结果表明,运放的开环直流增益达到106dB,单位带宽为831MHz(负载电容8pF),相位裕度为60.5°,压摆率为586V/μs,满足12位50MS/s流水线ADC中采样保持电路性能要求。 展开更多
关键词 折叠式共源共栅 增益自举运放 零极点对 次极点
下载PDF
用于视频图像传感器的12 bit 60 MS/s流水线模数转换器 被引量:2
2
作者 邓准 谢亮 金湘亮 《太赫兹科学与电子信息学报》 2016年第6期-,共5页
介绍了一种12 bit 60 MS/s流水线模数转换器(ADC),该转换器使用采样保持电路,将连续变化的模拟信号通过一定时间间隔的采样,以实现信号的准确量化,利用增益自举运放提高信号建立的线性度;采用每级1.5 bit精确度的流水线结构实现冗余编码... 介绍了一种12 bit 60 MS/s流水线模数转换器(ADC),该转换器使用采样保持电路,将连续变化的模拟信号通过一定时间间隔的采样,以实现信号的准确量化,利用增益自举运放提高信号建立的线性度;采用每级1.5 bit精确度的流水线结构实现冗余编码,降低比较器失调电压对精确度的影响,同时提出一种新型的消除静态功耗的预放大比较器结构。该流水线ADC芯片采用华力55 nm互补金属氧化物(CMOS)工艺进行电路和版图设计。对后仿真结果进行快速傅里叶变换(FFT)分析得到:动态参数无杂散动态范围(SFDR)为86.18 d B,信噪比(SNR)为72.91 d B,信纳比(SNDR)为72.8 d B,有效位数(ENOB)为11.72 bit。 展开更多
关键词 流水线模数转换器 增益自举运放 大比较器
下载PDF
适用于流水线ADC的高性能采样/保持电路 被引量:1
3
作者 刘其艳 于映 《微计算机信息》 2009年第14期284-285,312,共3页
介绍了一种利用双采样技术的高性能采样/保持电路结构,电路应用于10bits50MS/s流水线ADC设计中。电路结构主要包含了增益自举运算放大电路和栅压自举开关电路。增益自举运算放大电路给采样/保持电路带来较高的增益和带宽,栅压自举开关... 介绍了一种利用双采样技术的高性能采样/保持电路结构,电路应用于10bits50MS/s流水线ADC设计中。电路结构主要包含了增益自举运算放大电路和栅压自举开关电路。增益自举运算放大电路给采样/保持电路带来较高的增益和带宽,栅压自举开关电路克服了多种对开关不利的影响。设计还采用了双采样技术,使采样/保持速率大大提高。设计在SMIC0.18um工艺下实现,工作电压为1.8V,通过仿真验证。本文设计的采样/保持电路可以适用于高速高精度流水线ADC中。 展开更多
关键词 采样保持 双采样 增益自举运放 栅压自举开关
下载PDF
一种10位200 MHz流水线模数转换器的设计 被引量:2
4
作者 赵郁炜 朱红卫 《微电子学》 CAS CSCD 北大核心 2014年第5期587-591,596,共6页
提出了一种10位200MHz高速流水线型模数转换器。该转换器共有9级,其中1到8级采用1.5位每级结构,最后一级采用2位闪速型模数转换器结构。设计中使用带增益自举的套筒式共源共栅运放,可同时获得高增益和大带宽,并通过运放共享技术提高工... 提出了一种10位200MHz高速流水线型模数转换器。该转换器共有9级,其中1到8级采用1.5位每级结构,最后一级采用2位闪速型模数转换器结构。设计中使用带增益自举的套筒式共源共栅运放,可同时获得高增益和大带宽,并通过运放共享技术提高工作速度。采用改进的数字校正算法,将运算分配到数字码的延迟步骤中,减少运算时间。仿真结果显示,在192MHz的采样速度下,模数转换器的有效位为8.9,SNR为58.3dB,SFDR为62.8dB,其他动态和静态特性也达到了较好的指标。 展开更多
关键词 增益自举运放 共享技术 动态比较器 数字校正
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部