期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
一种500MHz 32×32bit高速五端口CMOS寄存器堆
1
作者 王佳静 华林 +2 位作者 沈泊 李文宏 章倩苓 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2002年第12期1320-1325,共6页
采用 0 .35 μm CMOS工艺 ,实现了一个 5 0 0 MHz、32× 32 bit的高速五端口寄存器堆 .它可以同时进行二个写操作和三个读操作 ,并且在同一时钟周期完成先写后读 .在电流工作方式下 ,通过设计优化的存储单元、新型高速电流灵敏放大... 采用 0 .35 μm CMOS工艺 ,实现了一个 5 0 0 MHz、32× 32 bit的高速五端口寄存器堆 .它可以同时进行二个写操作和三个读操作 ,并且在同一时钟周期完成先写后读 .在电流工作方式下 ,通过设计优化的存储单元、新型高速电流灵敏放大器以及一种灵敏放大器控制信号产生电路 ,提高了寄存器堆的读取速度 .另外还采用了 TSPC(truesingle- phase clock) - D触发器等高速技术来进一步加快读取速度 ,电路仿真结果表明该寄存器堆的读取时间为1.85 ns. 展开更多
关键词 CMOS 多口寄存器堆 电流灵敏放大器 读取时间 结构设计
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部