期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
一种500MHz 32×32bit高速五端口CMOS寄存器堆
1
作者
王佳静
华林
+2 位作者
沈泊
李文宏
章倩苓
《Journal of Semiconductors》
EI
CAS
CSCD
北大核心
2002年第12期1320-1325,共6页
采用 0 .35 μm CMOS工艺 ,实现了一个 5 0 0 MHz、32× 32 bit的高速五端口寄存器堆 .它可以同时进行二个写操作和三个读操作 ,并且在同一时钟周期完成先写后读 .在电流工作方式下 ,通过设计优化的存储单元、新型高速电流灵敏放大...
采用 0 .35 μm CMOS工艺 ,实现了一个 5 0 0 MHz、32× 32 bit的高速五端口寄存器堆 .它可以同时进行二个写操作和三个读操作 ,并且在同一时钟周期完成先写后读 .在电流工作方式下 ,通过设计优化的存储单元、新型高速电流灵敏放大器以及一种灵敏放大器控制信号产生电路 ,提高了寄存器堆的读取速度 .另外还采用了 TSPC(truesingle- phase clock) - D触发器等高速技术来进一步加快读取速度 ,电路仿真结果表明该寄存器堆的读取时间为1.85 ns.
展开更多
关键词
CMOS
多口寄存器堆
电流灵敏放大器
读取时间
结构设计
下载PDF
职称材料
题名
一种500MHz 32×32bit高速五端口CMOS寄存器堆
1
作者
王佳静
华林
沈泊
李文宏
章倩苓
机构
复旦大学专用集成电路与系统国家重点实验室
出处
《Journal of Semiconductors》
EI
CAS
CSCD
北大核心
2002年第12期1320-1325,共6页
文摘
采用 0 .35 μm CMOS工艺 ,实现了一个 5 0 0 MHz、32× 32 bit的高速五端口寄存器堆 .它可以同时进行二个写操作和三个读操作 ,并且在同一时钟周期完成先写后读 .在电流工作方式下 ,通过设计优化的存储单元、新型高速电流灵敏放大器以及一种灵敏放大器控制信号产生电路 ,提高了寄存器堆的读取速度 .另外还采用了 TSPC(truesingle- phase clock) - D触发器等高速技术来进一步加快读取速度 ,电路仿真结果表明该寄存器堆的读取时间为1.85 ns.
关键词
CMOS
多口寄存器堆
电流灵敏放大器
读取时间
结构设计
Keywords
multi port register file
current sense amplifier
read access time
分类号
TN432 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
一种500MHz 32×32bit高速五端口CMOS寄存器堆
王佳静
华林
沈泊
李文宏
章倩苓
《Journal of Semiconductors》
EI
CAS
CSCD
北大核心
2002
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部