期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
状态机与多时钟体系结构的异同 被引量:4
1
作者 张溯 胡永华 高明伦 《微电子学与计算机》 CSCD 北大核心 2001年第3期1-5,共5页
在使用硬件描述语言设计数字逻辑系统时,控制信号的设计是整个系统设计的关键和难点所在。文章从时间性和状态空间两个角度深入讨论了控制流设计中状态机和多时钟两种常见的体系结构的异同。并就其各自的应用范围做了探讨。文章的思路... 在使用硬件描述语言设计数字逻辑系统时,控制信号的设计是整个系统设计的关键和难点所在。文章从时间性和状态空间两个角度深入讨论了控制流设计中状态机和多时钟两种常见的体系结构的异同。并就其各自的应用范围做了探讨。文章的思路对进行电路系统级设计有一定的借鉴意义。 展开更多
关键词 有限状态机 多时钟体系结构 微处理器
下载PDF
嵌入式系统中高性能MCU控制器的设计与实现 被引量:2
2
作者 赵倩 郭腊梅 闵敬国 《上海电力学院学报》 CAS 2006年第2期109-112,共4页
提出了一种高性能MCU的控制器实现结构,利用一级流水线的预取址技术实现2时钟/机器周期,利用硬布线逻辑结构和多时钟体系结构以实现指令节拍发生器的功能.与传统8051相比,其速度大大提高,并扩展了标准8051的中断系统,具有实时、高速、... 提出了一种高性能MCU的控制器实现结构,利用一级流水线的预取址技术实现2时钟/机器周期,利用硬布线逻辑结构和多时钟体系结构以实现指令节拍发生器的功能.与传统8051相比,其速度大大提高,并扩展了标准8051的中断系统,具有实时、高速、多中断源的特点.利用Cadence EDA工具对电路进行了仿真,仿真结果验证了设计的准确性,并成功地在A ltera的APEX20K上通过了FPGA仿真. 展开更多
关键词 微控制器 中断系统 多时钟体系
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部