期刊文献+
共找到19篇文章
< 1 >
每页显示 20 50 100
多核DSP硬件仿真器调试系统软件的设计方法
1
作者 周乐 黄光红 《中国集成电路》 2017年第5期45-49,57,共6页
多核DSP硬件仿真器的调试系统,采用"主机调试器——目标机"的分布式结构。要完成系统开发,主机调试器与目标机必须能进行有效的通信。通信协议就是规范两者之间的通信过程和信息格式。通信协议是调试系统重要组成部分。根据... 多核DSP硬件仿真器的调试系统,采用"主机调试器——目标机"的分布式结构。要完成系统开发,主机调试器与目标机必须能进行有效的通信。通信协议就是规范两者之间的通信过程和信息格式。通信协议是调试系统重要组成部分。根据嵌入式系统的实际需要,通信协议应具有可靠性、可扩充性、通信过程简单和易实现性。健壮的通信协议应具有差错处理功能。 展开更多
关键词 多核dsp硬件仿真器 调试系统 通信协议
下载PDF
风河发布高性能硬件仿真器Wind River ICE 2提升多核开发能力
2
《单片机与嵌入式系统应用》 2008年第11期86-86,共1页
风河系统公司(Wind River)发布了全新的高性能硬件仿真器——Wind River ICE2,由此将会帮助设备制造商在整个设备开发生命周期内有效地提高调试效率。风河还同时发布了ICE2的一个外加模块(add—onmodule)——Wind River Trace2,... 风河系统公司(Wind River)发布了全新的高性能硬件仿真器——Wind River ICE2,由此将会帮助设备制造商在整个设备开发生命周期内有效地提高调试效率。风河还同时发布了ICE2的一个外加模块(add—onmodule)——Wind River Trace2,该模块将为开发人员提供更好的硬件/软件交互可视性。 展开更多
关键词 硬件仿真器 开发能力 性能 ICE 多核 风河系统公司 设备制造商 生命周期
下载PDF
风河发布高性能硬件仿真器Wind River ICE 2大幅提升多核开发能力
3
《工业控制计算机》 2008年第9期53-53,共1页
全球领先的设备软件优化(DSO)厂商风河系统公司(Wind River)日前发布了全新的高性能硬件仿真器——Wind River ICE 2,由此将会帮助设备制造商在整个设备开发生命周期内有效地提高调试效率。风河还同时发布了ICE 2的一个外加模块(ad... 全球领先的设备软件优化(DSO)厂商风河系统公司(Wind River)日前发布了全新的高性能硬件仿真器——Wind River ICE 2,由此将会帮助设备制造商在整个设备开发生命周期内有效地提高调试效率。风河还同时发布了ICE 2的一个外加模块(add-on module)——Wind River Trace 2,该模块将为开发人员提供更好的硬件/软件交互可视性。 展开更多
关键词 硬件仿真器 开发能力 ICE 性能 多核 风河系统公司 软件优化 设备开发
下载PDF
ADSP-2106X SHARC DSPs软件仿真器的构架与实现 被引量:1
4
作者 李昳垚 李红兵 金惠华 《微计算机信息》 北大核心 2005年第07Z期125-127,共3页
本文介绍一种ADSP-2106xDSPs(数字信号处理器,DigitalSignalProcessors)的软件仿真器(ADSPSim)。在此仿真器构架过程中,面向对象仿真技术的使用大大改善了软件的模块化、可重用性和灵活性,更加体现了软件仿真器在实现软硬件协同设计开... 本文介绍一种ADSP-2106xDSPs(数字信号处理器,DigitalSignalProcessors)的软件仿真器(ADSPSim)。在此仿真器构架过程中,面向对象仿真技术的使用大大改善了软件的模块化、可重用性和灵活性,更加体现了软件仿真器在实现软硬件协同设计开发和早期测试过程中的优势。 展开更多
关键词 软件仿真器 dspS SHARC 构架 数字信号处理器 Digital Signal 仿真技术 面向对象 可重用性 测试过程 设计开发 模块化 灵活性 硬件
下载PDF
硬件仿真器必不可少
5
《电子产品世界》 2012年第7期31-31,共1页
78%的SoC设计带有嵌入式处理器核,ARM核已经统治了SoC。在SoC的设计与验证时,如果只考虑软件是非常愚蠢的!
关键词 硬件仿真器 SOC设计 嵌入式处理器 ARM
下载PDF
硬件仿真器Wind River ICE2
6
《今日电子》 2008年第11期105-105,共1页
Wind River ICE2实现了复杂系统交互过程的可视化,并能快速地捕获到问题的起因根源,从而以更高的效率解决问题。这些新的功能特性不仅适用于单处理器系统,更重要的是可以帮助开发人员应对多核系统开发中所面临的挑战。
关键词 硬件仿真器 单处理器系统 复杂系统 功能特性 可视化 系统 开发 交互
下载PDF
高效众核DSP仿真调试结构的设计与实现
7
作者 潘奇 王慧丽 +1 位作者 雷元武 吴虎成 《计算机与数字工程》 2020年第6期1524-1528,共5页
在众核芯片中,因为核数过多,JTAG串联链路过长,导致在仿真调试时存在效率低下,用户界面卡顿的问题。文章提出一种高效的基于分组共享策略的众核DSP仿真调试结构。该结构采用一种新型的总-分JTAG调试通路,在芯片顶层以菊花链串联的方式... 在众核芯片中,因为核数过多,JTAG串联链路过长,导致在仿真调试时存在效率低下,用户界面卡顿的问题。文章提出一种高效的基于分组共享策略的众核DSP仿真调试结构。该结构采用一种新型的总-分JTAG调试通路,在芯片顶层以菊花链串联的方式设置多个JTAG控制器,单个JTAG控制器则负责多个单核的仿真调试工作。由单个JTAG控制器负责的多个单核为并行关系,不插入JTAG扫描链路。该结构可高效完成芯片内核的流水线控制,资源访问等仿真调试。在X-DSP中,相比所有单核进入JTAG串联链路的设计,X-DSP的JTAG串行链路长度降低94%,并且通过软硬件联合的优化技术,对存储体的大批量读操作所需时间降低为原来的56%。FPGA板上调试结果显示,在进行流水线调试及资源访问时,用户调试界面无明显卡顿。 展开更多
关键词 dsp 仿真调试 硬件联合优化
下载PDF
合众达电子隆重推出增强型XDS560USB仿真器SEED-XDS560PLUS
8
《微计算机信息》 北大核心 2008年第27期330-330,共1页
合众达电子日前正式对外发布了增强型XDS560USB仿真器——SEED—XDS560PLUS,这是合众达自1993年推出第一台国产TMS320C3X硬件仿真器以来推出的第七代仿真器,这将是DSP调试工具发展的一个重要里程碑。
关键词 硬件仿真器 增强型 电子 TMS320C3X SEED 调试工具 dsp
下载PDF
基于多核任务并行处理的DSP软硬件设计分析
9
作者 刘凯丽 马将 《通讯世界》 2022年第12期187-189,共3页
近年来,多核处理器在诸多领域得到了广泛运用。由于多核处理器所搭载软硬件和传统单核处理器存在明显区别,要想做到多核并行处理任务,关键是要对软硬件进行优化与升级。以多核数字信号处理器(digital signal processor,DSP)为研究对象,... 近年来,多核处理器在诸多领域得到了广泛运用。由于多核处理器所搭载软硬件和传统单核处理器存在明显区别,要想做到多核并行处理任务,关键是要对软硬件进行优化与升级。以多核数字信号处理器(digital signal processor,DSP)为研究对象,首先介绍了多核DSP的特点,其次说明了硬件设计要点,最后围绕软件开发展开了讨论,内容主要涉及通信方式、任务管理等方面,供相关人员参考。 展开更多
关键词 dsp 并行处理 多核任务 硬件设计
下载PDF
基于多核DSP的实时信号处理平台设计 被引量:1
10
作者 何鹏 郝绍杰 赵新明 《微型机与应用》 2016年第3期44-46,50,共4页
高速实时信号处理是宽带数字信道化侦察接收机的主要特点之一,其性能决定着侦察接收机的整体指标。为满足宽带侦察接收机对密集雷达信号实时处理的需求,设计一种基于FPGA和多片多核DSP的并行实时信号处理平台,芯片之间通过高速串行总线... 高速实时信号处理是宽带数字信道化侦察接收机的主要特点之一,其性能决定着侦察接收机的整体指标。为满足宽带侦察接收机对密集雷达信号实时处理的需求,设计一种基于FPGA和多片多核DSP的并行实时信号处理平台,芯片之间通过高速串行总线互联,使用FPGA对多核DSP进行调度。本文从硬件系统架构、电源供给、时钟同步、芯片互联等方面论述了信号处理平台硬件实现方法,结合实际应用对该处理平台的性能进行了测试验证,达到了预期的设计目标。 展开更多
关键词 高速实时 多核dsp 高速串行接口 硬件平台
下载PDF
TMS320C3X DSP软/硬件开发调试技术 被引量:2
11
作者 孟哲 林泓 《武汉化工学院学报》 2000年第2期68-71,共4页
主要介绍了 TMS3 2 0 C3 X DSP软 /硬件开发和调试工具 ,并通过实际软件设计与开发经验给出了 C3 1软件开发与调试的方法与技巧 .
关键词 dsp TMS320C3X 仿真器 编译器 软件 硬件
下载PDF
高精度位移测量系统硬件在环仿真优化设计
12
作者 杨松 张文涛 +1 位作者 熊显名 王献英 《仪器仪表用户》 2020年第3期1-6,共6页
设计了一种基于多核DSP的高精度位移测量系统硬件在环仿真平台。本平台拥有以下优点:数值计算板卡内嵌多核DSP计算核心;多个计算核心并行处理测量模型;一块板卡同时输出多组位置信息。本平台采用了多核DSP特有的共享内存机制,从而缩短... 设计了一种基于多核DSP的高精度位移测量系统硬件在环仿真平台。本平台拥有以下优点:数值计算板卡内嵌多核DSP计算核心;多个计算核心并行处理测量模型;一块板卡同时输出多组位置信息。本平台采用了多核DSP特有的共享内存机制,从而缩短了模型内部数据通讯时间,最终缩短了单次多组测量模型的运算时间。实验结果表明,本仿真平台模型计算精度达到0.431nm,整体单次运行时间为14.242us。经优化设计后的硬件在环仿真平台模型计算精度提高了0.359nm,系统运行时间缩短了17.110us,所以该平台具有更广阔的工程应用前景。 展开更多
关键词 多核dsp 硬件在环 精密测量 掩模台 光刻机
下载PDF
DSP仿真系统SEED-XDS560 PLUS
13
《今日电子》 2008年第11期104-104,共1页
SEED-XDS560PLUS是由合众达电子推出的增强型XDS560USB仿真器,这也是合众达自1993年推出第一台国产TMS320C3X硬件仿真器以来推出的第七代仿真器。此产品在TIXDS560技术基础上采用了更高性价比CPU来实现DSP的开发,降低了DSP开发门槛,... SEED-XDS560PLUS是由合众达电子推出的增强型XDS560USB仿真器,这也是合众达自1993年推出第一台国产TMS320C3X硬件仿真器以来推出的第七代仿真器。此产品在TIXDS560技术基础上采用了更高性价比CPU来实现DSP的开发,降低了DSP开发门槛,与传统XDS560USB相比,SEEDXDS560PLUS仿真器有全面升级,性能稳定可靠; 展开更多
关键词 dsp 仿真系统 PLUS TMS320C3X 硬件仿真器 高性价比 稳定可靠 增强型
下载PDF
探讨基于多核DSP的软件主从架构设计
14
作者 冯锦 朱宏宇 《通讯世界》 2022年第12期124-126,共3页
为保证多核数字信号处理器(digital signal processor,DSP)软件主从架构设计的质量,对多核DSP的硬件系统进行阐述,从核心功能划分、内存分配、核间通信、服务器调度功能以及共享数据区使用说明几个方面对多核DSP的软件主从架构进行设计... 为保证多核数字信号处理器(digital signal processor,DSP)软件主从架构设计的质量,对多核DSP的硬件系统进行阐述,从核心功能划分、内存分配、核间通信、服务器调度功能以及共享数据区使用说明几个方面对多核DSP的软件主从架构进行设计,并对其进行实验测试,以期为相关人员提供参考。 展开更多
关键词 多核dsp 主从架构 硬件系统
下载PDF
基于开发软件的DSP技术课程教学改革 被引量:1
15
作者 袁红林 罗磊 徐晨 《电气电子教学学报》 2013年第6期23-24,41,共3页
本文分析了"DSP技术及应用"课程教学特点与存在的问题,提出了一种采用DSP开发环境软件模拟器的教学方法。基于软件模拟器开发了一项基于DSP/BIOS的多任务数字图像处理工程,并移植到硬件仿真器,帮助学生掌握数字图像处理工程... 本文分析了"DSP技术及应用"课程教学特点与存在的问题,提出了一种采用DSP开发环境软件模拟器的教学方法。基于软件模拟器开发了一项基于DSP/BIOS的多任务数字图像处理工程,并移植到硬件仿真器,帮助学生掌握数字图像处理工程的软硬件实现方法。教学实践表明,所提出的教学方法能使学生自主并有效地学习掌握DSP技术。 展开更多
关键词 dsp技术及应用 软件模拟器 硬件仿真器
下载PDF
高采样频率位移测量系统硬件架构设计 被引量:2
16
作者 周航汛 熊显名 +1 位作者 张文涛 谢仁飚 《现代电子技术》 北大核心 2020年第22期10-14,共5页
在高端光刻机中,光栅尺掩模台位移测量系统拥有较复杂的运算模型,而且要求测量系统硬件架构能满足20 kHz高采样频率的需求。通过对国内运动台位移测量系统硬件架构进行对比研究,提出一种兼容以往软件架构的基于多核DSP运算板卡的光栅尺... 在高端光刻机中,光栅尺掩模台位移测量系统拥有较复杂的运算模型,而且要求测量系统硬件架构能满足20 kHz高采样频率的需求。通过对国内运动台位移测量系统硬件架构进行对比研究,提出一种兼容以往软件架构的基于多核DSP运算板卡的光栅尺掩模台位移测量系统硬件架构,使用多核DSP内核间共享内存通信的机制,取代运算板卡间数据总线通信的机制,同时由板内PCIe总线互联片上多核DSP与FPGA。搭建硬件在环仿真平台进行实验,实验结果表明,系统获取原始数据、进行模型运算以及发送位置数据的总体性能提升百分比约为136%,保证模型运算精度的同时,满足20 kHz采样频率的要求。 展开更多
关键词 位移测量 硬件架构设计 采样频率 多核dsp 光栅尺掩模台 仿真平台搭建
下载PDF
基于多DSP的机载SAR距离徙动校正实现方法
17
作者 王格 李盘虎 +2 位作者 蔡猛 王希冀 王春燕 《上海航天(中英文)》 CSCD 2022年第3期33-37,45,共6页
针对机载合成孔径雷达(SAR)数据量大、运算复杂、实时性能要求高等问题,提出了一种基于多片多核DSP并行的方式实现机载SAR距离徙动校正的方法。重点介绍实现过程中的片间及片内并行和同步处理、数据交互、数据分配,距离徙动校正的距离... 针对机载合成孔径雷达(SAR)数据量大、运算复杂、实时性能要求高等问题,提出了一种基于多片多核DSP并行的方式实现机载SAR距离徙动校正的方法。重点介绍实现过程中的片间及片内并行和同步处理、数据交互、数据分配,距离徙动校正的距离向脉冲压缩和惯导补偿,以及多普勒中心估计实现的具体步骤,利用点仿真和实测数据验证了该方法的有效性,并提出优化模块,进一步提高运算的实时性。 展开更多
关键词 多片dsp 多核dsp 距离徙动校正 机载合成孔径雷达(SAR) 硬件实现
下载PDF
高性能仿真器与开发包加速普及DSP应用开发
18
作者 姚琳 《电子设计技术 EDN CHINA》 2008年第12期24-24,共1页
DSP已经成为视频监控、影像处理、通信基础设施等许多应用中的关键技术。在开发过程中,工程师需要使用仿真器调试程序、找出软硬件接口的各种问题、优化系统性能,查看并控制设备——下载代码、运行、断点、查看寄存器和内存等等。据... DSP已经成为视频监控、影像处理、通信基础设施等许多应用中的关键技术。在开发过程中,工程师需要使用仿真器调试程序、找出软硬件接口的各种问题、优化系统性能,查看并控制设备——下载代码、运行、断点、查看寄存器和内存等等。据统计,开发团队超过1/3的时间用在仿真、测试、调试上。仿真器是DSP应用开发中必不可少的重要工具,但一度高高在上的价格成了阻碍DSP开发的一大难题。 展开更多
关键词 dsp应用 开发包 仿真器 性能 通信基础设施 调试程序 硬件接口 视频监控
原文传递
一种AMR语音编码器的VLSI设计及FPGA实现 被引量:1
19
作者 郑海东 王明江 +2 位作者 王进祥 崔浩林 商迪 《微电子学与计算机》 CSCD 北大核心 2010年第2期17-21,25,共6页
AMR(自适应多速率)语音编码标准由于其低码率和高质量,在通信和多媒体领域得到广泛应用.针对AMR语音编码标准的算法特点,提出了一种"音频DSP软核+硬件加速器"的VLSI实现结构.这种结构能够有效地实现编码算法,同时达到低成本... AMR(自适应多速率)语音编码标准由于其低码率和高质量,在通信和多媒体领域得到广泛应用.针对AMR语音编码标准的算法特点,提出了一种"音频DSP软核+硬件加速器"的VLSI实现结构.这种结构能够有效地实现编码算法,同时达到低成本、低功耗的要求.综合后的电路在满足语音编码实时性的要求下能工作在50MHz频率以下,功耗仅有不到50mW,和78k门的芯片面积.最后通过FPGA整体验证,证明这种方案是可行有效的.同时优化后的音频DSP软核和硬件加速器中的模块复用设计,使得本设计方案对G.7xx系列编码算法具有通用和可移植性. 展开更多
关键词 AMR VLSI dsp 硬件加速器 FPGA
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部