-
题名多时钟源分割方法在时钟树综合中的应用
被引量:3
- 1
-
-
作者
崔茜
于忠臣
-
机构
北京工业大学北京市嵌入式系统重点实验室
-
出处
《中国集成电路》
2014年第6期32-36,共5页
-
文摘
本文以sha256算法模块的数字后端物理设计为例,提出了将多时钟源分割技术应用在传统时钟树综合中的方法。应用该方法后,利用有效时钟偏移,仅通过少量时钟缓冲器的插入就解决了该模块设计中的建立时间违例问题,大大降低了后续时序收敛工作的复杂度,将时序修复耗时缩短为采用传统方法的20%。
-
关键词
集成电路
时钟树综合
多源时钟树
时序收敛
-
Keywords
Integrated Circuit ( IC )
clock tree synthesis ( CTS )
multisource clock tree
timing closure
-
分类号
TN402
[电子电信—微电子学与固体电子学]
-
-
题名高性能众核处理器芯片时钟网络设计
被引量:2
- 2
-
-
作者
马永飞
高成振
黄金明
李研
-
机构
上海高性能集成电路设计中心
-
出处
《计算机工程》
CAS
CSCD
北大核心
2022年第8期25-29,36,共6页
-
基金
“核高基”重大专项“超级计算机处理器研制”(2017ZX01028-101)。
-
文摘
随着芯片工艺演进与设计规模增加,高性能众核处理器芯片时钟网络设计面临时序和功耗的全方位挑战。为降低芯片时钟网络功耗并缓解时钟网络分布受片上偏差影响导致的时钟偏斜,在H-Tree+MESH混合时钟网络结构的基础上,结合新一代众核处理器芯片面积大及核心时钟网络分布广的特点,基于标准多源时钟树设计策略构建多源时钟树综合(MRCTS)结构,通过全局H-Tree时钟树保证芯片不同区域间时钟偏斜的稳定可控,利用局部时钟树综合进行关键路径的时序优化以实现时序收敛。实验结果表明,MRCTS能在保证时钟延时、时钟偏斜等性能参数可控的基础上,有效降低时钟网络的负载和功耗,大幅压缩综合子模块的布线资源,加速关键路径的时序收敛,并且在相同电源电压和时钟频率的实测条件下,可获得约22.15%的时钟网络功耗优化。
-
关键词
高性能众核处理器芯片
时钟网络
时钟功耗
时钟偏斜
多源时钟树综合
-
Keywords
high-performance many-core processor chip
clock network
clock power consumption
clock skew
Multi-Root Clock Tree Synthesis(MRCTS)
-
分类号
TP393
[自动化与计算机技术—计算机应用技术]
-