期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
一种新颖的低非线性全数字多相时钟产生电路
被引量:
2
1
作者
甘武兵
夏婷婷
+2 位作者
甄少伟
贺雅娟
陈静波
《微电子学》
CAS
CSCD
北大核心
2014年第4期467-471,共5页
通过对传统的全数字多相位时钟产生电路进行分析和总结,提出一种新颖的延时校准算法。该算法通过优化调整延时单元的顺序,大大改善了全数字多相位时钟产生电路的非线性。整个电路基于全数字延迟锁相环,采用0.13μm CMOS工艺实现,并成功...
通过对传统的全数字多相位时钟产生电路进行分析和总结,提出一种新颖的延时校准算法。该算法通过优化调整延时单元的顺序,大大改善了全数字多相位时钟产生电路的非线性。整个电路基于全数字延迟锁相环,采用0.13μm CMOS工艺实现,并成功用于时间数字转换器中。输入时钟频率范围在110 MHz到140 MH间,对应的输出相位差为446 ps到568 ps,积分非线性小于0.35 LSB,微分非线性小于0.33 LSB。
展开更多
关键词
多相位时钟产生
校准算法
低非线性
延迟锁相环
下载PDF
职称材料
题名
一种新颖的低非线性全数字多相时钟产生电路
被引量:
2
1
作者
甘武兵
夏婷婷
甄少伟
贺雅娟
陈静波
机构
电子科技大学电子薄膜与集成器件国家重点实验室
出处
《微电子学》
CAS
CSCD
北大核心
2014年第4期467-471,共5页
文摘
通过对传统的全数字多相位时钟产生电路进行分析和总结,提出一种新颖的延时校准算法。该算法通过优化调整延时单元的顺序,大大改善了全数字多相位时钟产生电路的非线性。整个电路基于全数字延迟锁相环,采用0.13μm CMOS工艺实现,并成功用于时间数字转换器中。输入时钟频率范围在110 MHz到140 MH间,对应的输出相位差为446 ps到568 ps,积分非线性小于0.35 LSB,微分非线性小于0.33 LSB。
关键词
多相位时钟产生
校准算法
低非线性
延迟锁相环
Keywords
Muilt-phase clock generation
Calibration algorithm
Low nonlinearity, DLL
分类号
TN492 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
一种新颖的低非线性全数字多相时钟产生电路
甘武兵
夏婷婷
甄少伟
贺雅娟
陈静波
《微电子学》
CAS
CSCD
北大核心
2014
2
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部