期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
一种新颖的低非线性全数字多相时钟产生电路 被引量:2
1
作者 甘武兵 夏婷婷 +2 位作者 甄少伟 贺雅娟 陈静波 《微电子学》 CAS CSCD 北大核心 2014年第4期467-471,共5页
通过对传统的全数字多相位时钟产生电路进行分析和总结,提出一种新颖的延时校准算法。该算法通过优化调整延时单元的顺序,大大改善了全数字多相位时钟产生电路的非线性。整个电路基于全数字延迟锁相环,采用0.13μm CMOS工艺实现,并成功... 通过对传统的全数字多相位时钟产生电路进行分析和总结,提出一种新颖的延时校准算法。该算法通过优化调整延时单元的顺序,大大改善了全数字多相位时钟产生电路的非线性。整个电路基于全数字延迟锁相环,采用0.13μm CMOS工艺实现,并成功用于时间数字转换器中。输入时钟频率范围在110 MHz到140 MH间,对应的输出相位差为446 ps到568 ps,积分非线性小于0.35 LSB,微分非线性小于0.33 LSB。 展开更多
关键词 多相位时钟产生 校准算法 低非线性 延迟锁相环
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部