期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
利用多台译码器激发组合井的施工方法 被引量:1
1
作者 张小柱 《物探装备》 2010年第2期102-105,共4页
采用多、深组合井的激发方式时,由于雷管数量和炮线长度增加使得激发回路的电阻增大,这时使用单台译码器激发会出现组合井起爆不全、译码器不能正确产生验证时断等问题,对遥爆设备的激发能力和激发精度带来影响,直接影响到地震激发效果... 采用多、深组合井的激发方式时,由于雷管数量和炮线长度增加使得激发回路的电阻增大,这时使用单台译码器激发会出现组合井起爆不全、译码器不能正确产生验证时断等问题,对遥爆设备的激发能力和激发精度带来影响,直接影响到地震激发效果和所得资料的品质。利用多台译码器激发组合井的施工方法,是解决多井组合爆炸中经常出现爆炸不全、单译码器起爆能力不足的一种新思路,这种方法适用于地表条件为黄土塬、沙漠和半沙漠地带。本文就此进行了探讨,并给出了采用多台译码器同时激发的施工方法,以确保激发能量和数据采集质量。 展开更多
关键词 数字遥爆系统 主从译码器 多译码器 组合井激发
下载PDF
Hardware-Software Co-implementation of H.264 Decoder in SoC
2
作者 杨宇红 张文军 +1 位作者 熊恋学 饶振宁 《Journal of Shanghai Jiaotong university(Science)》 EI 2006年第3期335-339,共5页
With the increasing demand for flexible and efficient implementation of image and video processing algorithms, there should be a good tradeoff between hardware and software design method. This paper utilized the HW-SW... With the increasing demand for flexible and efficient implementation of image and video processing algorithms, there should be a good tradeoff between hardware and software design method. This paper utilized the HW-SW codesign method to implement the H.264 decoder in an SoC with an ARM core, a multimedia processor and a deblocking filter coprocessor. For the parallel processing features of the multimedia processor, clock cycles of decoding process can be dramatically reduced. And the hardware dedicated deblocking filter coprocessor can improve the efficiency a lot. With maximum clock frequency of 150 MHz, the whole system can achieve real time processing speed and flexibility. 展开更多
关键词 HW-SW co-implementation single instruction multiple data (SIMD) multimedia processor H.264 decoder COPROCESSOR
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部