期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
400MSPS嵌入式虚拟数字存储示波器 被引量:8
1
作者 和志强 曾文献 薛世建 《仪器仪表学报》 EI CAS CSCD 北大核心 2005年第9期949-952,共4页
介绍了一种嵌入式虚拟数字存储示波器的设计原理与实现。该示波器是以高速数据采集技术为基础,具有示波和数据采集的功能。它由预处理电路、A/D转换器、同步动态存储器(SDRAM)、高频时钟发生器和集成于FPGA芯片的SDRAM控制器、逻辑控制... 介绍了一种嵌入式虚拟数字存储示波器的设计原理与实现。该示波器是以高速数据采集技术为基础,具有示波和数据采集的功能。它由预处理电路、A/D转换器、同步动态存储器(SDRAM)、高频时钟发生器和集成于FPGA芯片的SDRAM控制器、逻辑控制器、接口控制器组成,通过PC/104总线与嵌入式CPU主板连接,可完成400MByte/s实时数据采集、每通道64兆字节实时数据存储。 展开更多
关键词 嵌入式系统 虚拟仪器 高速数据采集 大容量存储fpga
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部