-
题名高速高精度比较器的设计
被引量:2
- 1
-
-
作者
冯奕翔
李哲英
-
机构
北京交通大学电子信息工程学院
北京联合大学微电子研究所
-
出处
《北京联合大学学报》
CAS
2011年第3期25-28,37,共5页
-
基金
国家自然科学基金项目(NSFC609976024)
北京市教委PHR(IHLB)20090513项目
-
文摘
根据预放大锁存快速比较理论,设计了一种应用于12 bit、1 MS/s逐次转换型模数转换器的比较器。采用上华0.5μm CMOS工艺,基于Hspice仿真工具,提出了测量预放大器和锁存器的失调电压的新方法。对已有失调校准技术进行改进,进一步降低了预放大器和锁存器的失调电压,显著提高了比较器的精度。采用Cadence Spectre进行仿真,结果表明,在5 V单电源电压、20 MHz时钟频率时,分辨率可以达到0.8 mV,满足12 bit SAR ADC的精度要求。
-
关键词
预放大锁存比较器
失调电压估算
失调校准
精度
-
Keywords
preamplifier latch comparator
measurement of offset
offset calibration
resolution
-
分类号
TN410.2
[电子电信—微电子学与固体电子学]
-