-
题名基于分段电容阵列的改进型逐次逼近型ADC
- 1
-
-
作者
胡毅
李振国
侯佳力
国千崧
邓新伟
胡伟波
-
机构
北京智芯微电子科技有限公司
南开大学电子信息与光学工程学院
-
出处
《半导体技术》
CAS
北大核心
2022年第2期126-133,共8页
-
基金
国家电网有限公司总部管理科技项目(5100-201941436A-0-0-00)。
-
文摘
为缩短高速模数转换器(ADC)中高位(MSB)电容建立时间以及减小功耗,提出了一种基于分段式电容阵列的改进型逐次逼近型(SAR)ADC结构,通过翻转小电容阵列代替翻转大电容阵列以产生高位数字码,并利用180 nm CMOS工艺实现和验证了此ADC结构。该结构一方面可以缩短产生高位数码字过程中的转换时间,提高量化速度;另一方面其可以延长大电容的稳定时间,减小参考电压的负载。通过缩小比较器输入对管的面积以减小寄生电容带来的误差,提升高位数字码的准确度。同时,利用一次性校准技术减小比较器的失配电压。最终,采用180 nm CMOS工艺实现该10 bit SAR ADC,以验证该改进型结构。结果表明,在1.8 V电源电压、780μW功耗、有电路噪声和电容失配情况下,该改进型SAR ADC得到了58.0 dB的信噪失真比(SNDR)。
-
关键词
分段电容阵列
失配电压
锁存式比较器
一次性校准
逐次逼近型(SAR)模数转换器(ADC)
-
Keywords
piecewise capacitor array
mismatch voltage
latch-type comparator
one-time calibration
successive approximation register(SAR)analog-to-digital converter(ADC)
-
分类号
TN792
[电子电信—电路与系统]
-