期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
结合奇偶测试的大规模集成电路征兆测试
1
作者 顾苏赟 徐拾义 《清华大学学报(自然科学版)》 EI CAS CSCD 北大核心 2011年第S1期1499-1504,共6页
征兆测试是一种高效简捷的电路测试方法。该文提出一种适用于大规模集成电路的测试方法——组合征兆测试法。利用这种方法,测试者可以通过穷举输入组合,使奇偶测试和征兆测试相结合,共同解决对大规模集成电路故障测试的难题。主要思想是... 征兆测试是一种高效简捷的电路测试方法。该文提出一种适用于大规模集成电路的测试方法——组合征兆测试法。利用这种方法,测试者可以通过穷举输入组合,使奇偶测试和征兆测试相结合,共同解决对大规模集成电路故障测试的难题。主要思想是:首先通过被测电路的奇偶性判断该电路的征兆测试法的可测性,对征兆测试法不可测的电路,引入高阶征兆测试的思想,使其成为高阶征兆测试法可测电路。结果表明:该方法在提高可测性的同时,还提高了电路征兆测试的测试效率和故障覆盖率。通过对一些基准电路和常用电路的测试验证了该方法的实用性。 展开更多
关键词 征兆测试 奇偶测试 穷举测试 组合征兆测试 故障覆盖率
原文传递
征兆测试新方法
2
作者 童纯纯 徐拾义 吴悦 《计算机工程与科学》 CSCD 北大核心 2013年第7期6-10,共5页
征兆测试和奇偶测试是已经使用多年的基于穷尽输入的固定型故障测试方法。在征兆测试与奇偶测试相结合的基础上,提出了一种新的征兆测试方法,即三阶征兆测试法。本方法的特点在于提高测试效率的同时也提高了征兆测试的故障覆盖率,使得... 征兆测试和奇偶测试是已经使用多年的基于穷尽输入的固定型故障测试方法。在征兆测试与奇偶测试相结合的基础上,提出了一种新的征兆测试方法,即三阶征兆测试法。本方法的特点在于提高测试效率的同时也提高了征兆测试的故障覆盖率,使得原来征兆不可测的电路也可以进行征兆测试。其主要思想是在传统征兆测试的基础上首先引进奇偶测试,对被测电路进行预处理,提高测试效率;然后,对征兆测试作进一步升华处理,成为二阶、三阶征兆测试,提高测试的故障覆盖率。通过对部分基准电路和常用电路的测试实验验证了所提新方法的实用性和有效性。 展开更多
关键词 奇偶测试 征兆测试 二阶 三阶征兆测试 穷尽测试 故障覆盖率
下载PDF
Compact-Parity Testing and Testable Design
3
作者 徐拾义 《Journal of Donghua University(English Edition)》 EI CAS 2005年第3期44-50,共7页
Parity testing is one of the compact testing techniques,which, traditionally, relies on applying all 2n input combinations to an n-input combinational circuit without need of knowing the implementation of the circuits... Parity testing is one of the compact testing techniques,which, traditionally, relies on applying all 2n input combinations to an n-input combinational circuit without need of knowing the implementation of the circuits under test. The faults can be detected just by observing and comparing its parity of whole output of circuit with the expectation one. The way seemed to be less interesting to the test engineers in the past days, mainly due to the reasons of its exhaustive testing and time-consuming, which became a barrier as the number of input lines gets growing. However its great facility and convenience in testing still interest to the engineers who need to have a quick look at the qualities of the circuits without generating the test patterns for a given circuit to be tested. In this paper, a new approach called pseudo-parity testing is presented to deal with the dilemma we are facing: i. e. to change an exhaustive parity testing into a non-exhaustive one, followed by a pseudoparity testable design to help realize the new way of pseudoparity testing. The idea of pseudo-parity testing presented in this paper may resume its spirits towards its promising future. 展开更多
关键词 超大规模集成电路 奇偶测试 紧致测试 测试设计
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部