期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
高质量七倍分频电路的设计与实现
1
作者 张继刚 李维忠 《现代电子技术》 2008年第6期12-13,18,共3页
提出一种可实现占空比为50%的7倍时钟分频电路的高可靠性设计方案,并分别给出由分立元件组构和由Verilog HDL语言描述的2种实现方法。与已有方案相比,该设计不仅可以节省器件资源,而且完全避免了冒险现象对于分频时钟波形造成的影响。在... 提出一种可实现占空比为50%的7倍时钟分频电路的高可靠性设计方案,并分别给出由分立元件组构和由Verilog HDL语言描述的2种实现方法。与已有方案相比,该设计不仅可以节省器件资源,而且完全避免了冒险现象对于分频时钟波形造成的影响。在Quartus环境下,分别对门级设计和基于Verilog HDL语言的行为级描述进行仿真验证,结果显示该方案合理可行。 展开更多
关键词 奇数次分频器 格雷码计数器 时钟波形 FPGA
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部