-
题名基于RAM存储阵列的并行多通道FIFO设计
被引量:3
- 1
-
-
作者
袁亚鹏
倪伟
郑强强
张多利
宋宇鲲
-
机构
合肥工业大学电子科学与应用物理学院
-
出处
《微电子学与计算机》
CSCD
北大核心
2018年第12期27-32,共6页
-
基金
国家自然科学基金(61106020)
-
文摘
FPGA中Block RAM的块状特性决定了具有读写位宽转换功能的异步FIFO容易存在存储资源浪费.针对这个现象,本文提出一种基于存储阵列的新型并行FIFO结构——多通道FIFO共享多RAM(Multi-channelFIFO sharing Multiple RAM,MFMR).与通用FIFO IP相比,MFMR以仅增加少量通用Slice资源为代价,大幅度降低专有Block RAM(BRAM)存储资源消耗,成倍提升存储资源空间有效利用率,最大可达通用FIFO IP资源利用率的N倍,其中N=max(α,1/α),α是FIFO读位宽与写位宽的比值。
-
关键词
并行FIFO
位宽转换
存储阵列
存储浪费
-
Keywords
parallel FIFO
bit-width conversion
storage array
storage waste
-
分类号
TN402
[电子电信—微电子学与固体电子学]
-