期刊文献+
共找到11篇文章
< 1 >
每页显示 20 50 100
基于存储队列的Cache访问性能优化研究
1
作者 李玉发 高德远 黄小平 《计算机测量与控制》 CSCD 北大核心 2009年第11期2260-2262,2266,共4页
高性能处理器普遍采用片上集成大容量复杂结构的一级Cache提高处理器性能,但随着Cache容量和复杂度的增加,访问Cache所产生的访存延迟和功耗明显增加;基于存储队列,提出了一种通过减少Cache访问次数来降低功耗和延迟的方法,利用存储队... 高性能处理器普遍采用片上集成大容量复杂结构的一级Cache提高处理器性能,但随着Cache容量和复杂度的增加,访问Cache所产生的访存延迟和功耗明显增加;基于存储队列,提出了一种通过减少Cache访问次数来降低功耗和延迟的方法,利用存储队列来缓存Load/Store指令的数据,并且当存储队列不满时,通过空闲入口暂存已经完成的仿存数据,提高了连续访存数据的复用率,减少了Cache的访问次数;仿真结果显示,该方法在增加少量的控制逻辑基础上,显著减少了Cache的访问次数,降低了Cache的功耗,减少了访存延迟,加快了执行速度。 展开更多
关键词 存储队列 CACHE 低功耗 低延迟
下载PDF
嵌入式多核操作系统下的NVMe多队列存储管理设计
2
作者 王亮 段秉环 蔡昊昕 《电子制作》 2024年第19期61-63,18,共4页
本文针对嵌入式多核操作系统下的NVMe多队列存储管理进行了深入研究。通过结合NVMe标准中的多队列特性和多核处理器的并发计算能力,提出了一种高效的存储管理方案。首先,介绍了NVMe多队列机制的原理和设计思路,重点讨论了多核处理器多队... 本文针对嵌入式多核操作系统下的NVMe多队列存储管理进行了深入研究。通过结合NVMe标准中的多队列特性和多核处理器的并发计算能力,提出了一种高效的存储管理方案。首先,介绍了NVMe多队列机制的原理和设计思路,重点讨论了多核处理器多队列IO调度方法,多队列命令执行过程。最后,通过实验验证,验证了所提出存储管理方案在嵌入式多核系统中的有效性和可行性,展现了其在提升系统IO性能和减少访问延迟方面的潜力。综合来看,本文的研究为嵌入式多核操作系统下的NVMe多队列存储管理提供了一种有效的解决方案,具有较高的实用性和推广价值。 展开更多
关键词 NVMe 多核处理器 队列存储管理 IO调度 SSD
下载PDF
FastQueue:一种高性能的磁盘队列存储管理机制 被引量:1
3
作者 魏青松 卢显良 周旭 《计算机科学》 CSCD 北大核心 2003年第10期81-83,88,共4页
1.引言 随着消息通信(如消息、短消息)的爆炸式增长,消息传递系统的性能面临严峻的挑战.消息通信的首要特点是高可靠性,在发送人确认消息收到之前必须将消息保存到磁盘上.
关键词 磁盘队列存储管理机制 FastQueue 磁盘带宽 文件系统 UNIX 操作系统
下载PDF
新一代中厚板轧后冷却系统中队列存储技术的应用
4
作者 陈小林 袁国 +1 位作者 王昭东 王国栋 《东北大学学报(自然科学版)》 EI CAS CSCD 北大核心 2013年第2期227-230,共4页
为了升级改造某轧后冷却系统,成功将超快冷系统嵌入其中,并使之与原层流冷却系统有机结合,组成了新一代中厚板轧后冷却系统.针对原层流冷却一级系统的"黑箱"屏蔽现象,为了保持原层流冷却系统的独立性和完整性,在深入解析原层... 为了升级改造某轧后冷却系统,成功将超快冷系统嵌入其中,并使之与原层流冷却系统有机结合,组成了新一代中厚板轧后冷却系统.针对原层流冷却一级系统的"黑箱"屏蔽现象,为了保持原层流冷却系统的独立性和完整性,在深入解析原层流冷却系统二级模型的基础上,提出基于冷却模式进行系统切换原则并采用"先进先出"的队列存储技术,实现了新增超快冷系统与原层流冷却系统的无缝衔接.现场应用表明,该新一代中厚板轧后冷却系统运行稳定. 展开更多
关键词 层流冷却 超快速冷却 中厚板 队列存储技术
下载PDF
微机存储界面技术浅谈
5
作者 周秋和 《高等函授学报(自然科学版)》 2001年第3期40-42,共3页
在计算机系统中 ,利用了多种存贮及界面技术 ,旨在充分提高计算机速度。本文就内存与外存间的虚拟存贮技术 ,CPU与内存间的CACHE技术及CPU内部BIU与EU间的队列存储技术作出分析。
关键词 微机 存储界面 虚拟存贮 CACHE 指令队列 计算机系统 CPU 内存 缓冲存贮 队列存储
下载PDF
带宽自适应的航迹信息无线传输技术 被引量:1
6
作者 柳登丰 许锐锋 陈辉阳 《指挥信息系统与技术》 2011年第4期41-43,67,共4页
针对指挥信息系统中航迹信息交换及传输的要求,提出了一种基于无线传输信道带宽的自适应航迹信息传输技术。通过航迹信息存储方法调整和发送窗口自适应调整等方法,一定程度上克服了传统方法在无线信道条件下传输航迹信息的不足,实现了... 针对指挥信息系统中航迹信息交换及传输的要求,提出了一种基于无线传输信道带宽的自适应航迹信息传输技术。通过航迹信息存储方法调整和发送窗口自适应调整等方法,一定程度上克服了传统方法在无线信道条件下传输航迹信息的不足,实现了高效的航迹信息传输。 展开更多
关键词 航迹信息 无线传输 自适应发送窗口 存储队列
下载PDF
演示文稿内容结构呈现方法比较研究 被引量:3
7
作者 高鸥 《软件导刊》 2015年第10期68-71,共4页
如何用PowerPoint演示文稿的线性结构来呈现非线性复杂结构的内容,是演示文稿设计制作中要解决的问题。现有解决方法主要有:一是完全基于演示文稿默认存储结构的方法;二是完全基于超链接工具的解决方法;三是基于PowerPoint提供的自定义... 如何用PowerPoint演示文稿的线性结构来呈现非线性复杂结构的内容,是演示文稿设计制作中要解决的问题。现有解决方法主要有:一是完全基于演示文稿默认存储结构的方法;二是完全基于超链接工具的解决方法;三是基于PowerPoint提供的自定义放映工具的解决方法。对上述3种方法的实现途径、存在的问题及相互之间的联系进行分析与比较,归纳出各自特点和适用场合,提高演示文稿对非线性复杂结构内容的呈现效果。 展开更多
关键词 演示文稿 存储队列 放映队列 超链接 自定义放映
下载PDF
基于性质描述语言的硬件验证
8
作者 纪小辉 郭建 《科学技术与工程》 2010年第23期5652-5656,共5页
性质描述语言(Property Specification Language)为描述硬件设计的属性提供了一种标准语言,基于断言的验证方法为硬件的设计和验证提出了一种新的很具有优势的验证方法。用性质描述语言作为断言的验证方法中描述断言的语言,使得断言... 性质描述语言(Property Specification Language)为描述硬件设计的属性提供了一种标准语言,基于断言的验证方法为硬件的设计和验证提出了一种新的很具有优势的验证方法。用性质描述语言作为断言的验证方法中描述断言的语言,使得断言能够被语法精简、语义严格清晰地描述出来。通过对先进先出队列存储器的设计和断言的描述,以及对断言的验证结果的描述,给出了如何利用性质描述语言写断言的一般方法,然后再进行模拟仿真,找出使断言失败的原因,以便找出设计的错误,并验证了本方法在硬件验证中的有效性。 展开更多
关键词 性质描述语言 断言的验证 先进先出队列存储
下载PDF
计算机多级存贮系统分析
9
作者 周秋和 《武汉教育学院学报》 2001年第6期74-77,共4页
在计算机系统中 ,利用了多种存贮及界面技术 ,旨在充分提高计算机速度 .本文就内存与外存间的虚拟存贮技术 。
关键词 虚拟存贮 CACHE 队列存储技术 计算机 CPU 多级存贮系统 内存
下载PDF
FPGA中异步FIFO的设计
10
作者 曹旭峰 付湘鹏 《海军工程大学电子工程学院学报》 2002年第3期33-35,共3页
本文主要讨论了使用双口RAM实现异步FIFO的方法,给出了结构图和各个模块具体的实现方法。并且在APEX20K系列FPGA中设计了实际电路,给出了功能仿真波形。
关键词 FPGA 异步FIFO RAM 先进先出队列缓冲存储
下载PDF
DESIGN AND IMPLEMENTATION OF SINGLE-BUFFERED ROUTERS
11
作者 Hu Ximing Qu Jing +1 位作者 Wang Binqiang Wu Jiangxing 《Journal of Electronics(China)》 2007年第4期470-476,共7页
A Single-Buffered (SB) router is a router where only one stage of shared buffering is sandwiched between two interconnects in comparison of a Combined Input and Output Queued (CIOQ) router where a central switch f... A Single-Buffered (SB) router is a router where only one stage of shared buffering is sandwiched between two interconnects in comparison of a Combined Input and Output Queued (CIOQ) router where a central switch fabric is sandwiched between two stages of buffering. The notion of SB routers was firstly proposed by the High-Performance Networking Group (HPNG) of Stanford University, along with two promising designs of SB routers: one of which was Parallel Shared Memory (PSM) router and the other was Distributed Shared Memory (DSM) router. Admittedly, the work of HPNG deserved full credit, but all results presented by them appeared to relay on a Centralized Memory Management Algorithm (CMMA) which was essentially impractical because of the high processing and communication complexity. This paper attempts to make a scalable high-speed SB router completely practical by introducing a fully distributed architecture for managing the shared memory of SB routers. The resulting SB router is called as a Virtual Output and Input Queued (VOIQ) router. Furthermore, the scheme of VOIQ routers can not only eliminate the need for the CMMA scheduler, thus allowing a fully distributed implementation with low processing and commu- nication complexity, but also provide QoS guarantees and efficiently support variable-length packets in this paper. In particular, the results of performance testing and the hardware implementation of our VOIQ-based router (NDSC~ SR1880-TTM series) are illustrated at the end of this paper. The proposal of this paper is the first distributed scheme of how to design and implement SB routers publicized till now. 展开更多
关键词 Single-Buffered (SB) router Distributed Shared Memory (DSM) Parallel Shared Memory (PSM) Virtual Output and Input Queued (VOIQ) NDSC SR1880-T^TM router
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部