期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于FPGA的低密度奇偶校验码编码器设计 被引量:4
1
作者 张洋 王秀敏 陈豪威 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2011年第9期1582-1586,共5页
为提高准循环低密度奇偶校验码(LDPC)编码过程中矩阵与向量乘法运算的运算速度,提高编码器的吞吐率,提出采用对数循环移位器实现这一运算的方案.设计了WIMAX标准中码率为1/2,码长为2 304的LDPC码的编码器.利用该码的校验基矩阵经过重组... 为提高准循环低密度奇偶校验码(LDPC)编码过程中矩阵与向量乘法运算的运算速度,提高编码器的吞吐率,提出采用对数循环移位器实现这一运算的方案.设计了WIMAX标准中码率为1/2,码长为2 304的LDPC码的编码器.利用该码的校验基矩阵经过重组后可得到一个相邻的奇数行与偶数行非负元素所在的列号互不相同的矩阵的特点,在编码器的设计中充分利用了资源共享,采用6个对数循环移位器完成该码编码过程中的12组矩阵与向量乘法的并行运算.时序仿真和实际硬件测试的结果表明:与其他方法相比,该方案有效地降低了系统资源消耗,提高了吞吐率. 展开更多
关键词 低密度奇偶校验码 编码器 现场可编程逻辑门阵列 对数循环移位寄存器 资源共享
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部