期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
2.125~3.125GHz高速CMOS锁相环电路设计 被引量:2
1
作者 邢立冬 蒋林 《微电子学》 CAS CSCD 北大核心 2011年第4期510-514,519,共6页
针对数模混合结构的电荷泵锁相环电路,建立了系统的数学模型,确定了电荷泵锁相环的系统参数,提出一种能够有效消除时钟馈通、电荷注入等非理想特性影响,并具有良好电流匹配特性的电荷泵电路,以及一种中心频率可调的压控振荡器电路。电... 针对数模混合结构的电荷泵锁相环电路,建立了系统的数学模型,确定了电荷泵锁相环的系统参数,提出一种能够有效消除时钟馈通、电荷注入等非理想特性影响,并具有良好电流匹配特性的电荷泵电路,以及一种中心频率可调的压控振荡器电路。电路采用SMIC 0.18μm CMOS工艺模型,使用Spectre进行仿真。结果显示,整个锁相环系统的功耗约为40 mW,输出时钟信号峰-峰值抖动为21 ps@2.5 GHz,单边带相位噪声在5 MHz频偏处为-105 dBc/Hz。 展开更多
关键词 数模混合电路 电荷泵 锁相环 峰-峰值抖动
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部