期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
SOI嵌入式DRAM技术动态钳制电位DTMOS器件性能的优化设计(英文)
1
作者
Kim C S
Burke F
+3 位作者
Rambhatla A
赵阳
Zahurak J
Parke S A
《南京师范大学学报(工程技术版)》
CAS
2003年第4期59-62,共4页
描述了n 沟道动态电位DTMOS半导体器件的直流和高频特性 ,该器件制造采用了低功耗CMOSSOC工艺 ,同时也包含了高密度嵌入式DRAM技术 .在本工作中的DTMOS器件在较早时候就发现性能优于本体接地 (GB)和本体浮地 (FB)的MOSFET器件 .本器件...
描述了n 沟道动态电位DTMOS半导体器件的直流和高频特性 ,该器件制造采用了低功耗CMOSSOC工艺 ,同时也包含了高密度嵌入式DRAM技术 .在本工作中的DTMOS器件在较早时候就发现性能优于本体接地 (GB)和本体浮地 (FB)的MOSFET器件 .本器件具有无特性曲线缠绕、gm=93 6μS/ μm ,gout=3 6μS/ μm ,Ion/Ioff=2 10 μA/ 0 .1pA ,在Vdd=1V时fmax=3 2GHz的良好特性 ,特别适用于低电压嵌入式基频电路并具有对射频RF前端电路的极佳性能 ,因此可以使嵌入式DRAM、数字电路、模拟电路和RF射频电路混合于一体 ,用在超低功耗、低成本的SOC(系统集成 )
展开更多
关键词
动态钳制电位DTMOS器件
系统集成芯片
嵌入式dram技术
下载PDF
职称材料
基于0.15微米SOI嵌入式DRAM技术的动态钳制电位DTMOS器件源极与漏极的优化设计(英文)
2
作者
Burke F
Rambhatla A
+1 位作者
Zahurak J
Parke S A
《南京师范大学学报(工程技术版)》
CAS
2003年第4期63-65,共3页
描述了用以进行n 沟道动态电位DTMOS半导体器件源极 /漏极载流子注入优化设计的实验结果 ,该器件制造采用了低成本 0 .15微米SOI和SOC(system on chip ,系统集成芯片 )技术 ,同时也包含了高密度嵌入式DRAM技术 .实验结果表明 ,本器件可...
描述了用以进行n 沟道动态电位DTMOS半导体器件源极 /漏极载流子注入优化设计的实验结果 ,该器件制造采用了低成本 0 .15微米SOI和SOC(system on chip ,系统集成芯片 )技术 ,同时也包含了高密度嵌入式DRAM技术 .实验结果表明 ,本器件可用来作为嵌入式超低压模拟电路和射频前端电路的混合电路芯片 ,并与嵌入式DRAM核心技术一起 ,作为超低压、低成本SOC(系统集成芯片 )
展开更多
关键词
动态钳制电位DTMOS器件
嵌入式dram技术
系统集成芯片
下载PDF
职称材料
题名
SOI嵌入式DRAM技术动态钳制电位DTMOS器件性能的优化设计(英文)
1
作者
Kim C S
Burke F
Rambhatla A
赵阳
Zahurak J
Parke S A
机构
美国爱达荷州BOISE州立大学电气与计算机系
美国Micron公司
出处
《南京师范大学学报(工程技术版)》
CAS
2003年第4期59-62,共4页
基金
SupportedbyAmericanNationalScienceFoundationGrantEPS 997745 4
文摘
描述了n 沟道动态电位DTMOS半导体器件的直流和高频特性 ,该器件制造采用了低功耗CMOSSOC工艺 ,同时也包含了高密度嵌入式DRAM技术 .在本工作中的DTMOS器件在较早时候就发现性能优于本体接地 (GB)和本体浮地 (FB)的MOSFET器件 .本器件具有无特性曲线缠绕、gm=93 6μS/ μm ,gout=3 6μS/ μm ,Ion/Ioff=2 10 μA/ 0 .1pA ,在Vdd=1V时fmax=3 2GHz的良好特性 ,特别适用于低电压嵌入式基频电路并具有对射频RF前端电路的极佳性能 ,因此可以使嵌入式DRAM、数字电路、模拟电路和RF射频电路混合于一体 ,用在超低功耗、低成本的SOC(系统集成 )
关键词
动态钳制电位DTMOS器件
系统集成芯片
嵌入式dram技术
Keywords
dynamic threshold DTMOS device, SOI, embedded
dram
technology
分类号
TN43 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
基于0.15微米SOI嵌入式DRAM技术的动态钳制电位DTMOS器件源极与漏极的优化设计(英文)
2
作者
Burke F
Rambhatla A
Zahurak J
Parke S A
机构
美国爱达荷州BOISE州立大学电气与计算机系
美国Micron公司
出处
《南京师范大学学报(工程技术版)》
CAS
2003年第4期63-65,共3页
基金
SupportedbyAmericanNationalScienceFoundationGrantEPS 997745 4
文摘
描述了用以进行n 沟道动态电位DTMOS半导体器件源极 /漏极载流子注入优化设计的实验结果 ,该器件制造采用了低成本 0 .15微米SOI和SOC(system on chip ,系统集成芯片 )技术 ,同时也包含了高密度嵌入式DRAM技术 .实验结果表明 ,本器件可用来作为嵌入式超低压模拟电路和射频前端电路的混合电路芯片 ,并与嵌入式DRAM核心技术一起 ,作为超低压、低成本SOC(系统集成芯片 )
关键词
动态钳制电位DTMOS器件
嵌入式dram技术
系统集成芯片
Keywords
dynamic threshold DTMOS device, source/drain, embedded
dram
technology
分类号
TN43 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
SOI嵌入式DRAM技术动态钳制电位DTMOS器件性能的优化设计(英文)
Kim C S
Burke F
Rambhatla A
赵阳
Zahurak J
Parke S A
《南京师范大学学报(工程技术版)》
CAS
2003
0
下载PDF
职称材料
2
基于0.15微米SOI嵌入式DRAM技术的动态钳制电位DTMOS器件源极与漏极的优化设计(英文)
Burke F
Rambhatla A
Zahurak J
Parke S A
《南京师范大学学报(工程技术版)》
CAS
2003
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部