期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
船厂工艺快速布局工具2.0的开发与应用
1
作者 胡世南 丁炜杰 《造船技术》 2022年第3期80-84,共5页
为实现船厂三维工艺布局方案的快速生成,开发船厂工艺快速布局工具2.0。在该工具的开发中,应用参数化建模技术实现模型的参数化创建和数据关联;应用编码技术创建标准化模型构件库,实现建模程序对模型构件库的快速调用。经实际工程项目测... 为实现船厂三维工艺布局方案的快速生成,开发船厂工艺快速布局工具2.0。在该工具的开发中,应用参数化建模技术实现模型的参数化创建和数据关联;应用编码技术创建标准化模型构件库,实现建模程序对模型构件库的快速调用。经实际工程项目测试,该工具可完成车间厂房、生产加工设备、船坞与码头等设施的快速布局功能。该工具可显著提升船厂的规划设计质量与效率,具有较大的应用价值。 展开更多
关键词 船厂 工艺布局 快速布局工具 参数化建模 编码体系 模型构件库
下载PDF
基于VPR的FPGA布局算法的改进 被引量:1
2
作者 杜星格 袁小龙 余明 《微电子学与计算机》 CSCD 北大核心 2013年第7期64-67,共4页
通过在原模拟退火算法中加入回火过程对原算法进行优化,同时,减小内循环次数用于弥补回火导致的布局时间增量.回火过程用于寻找"被遗漏"的最优解.结果表明新算法利于跳出局部最优"陷阱",进一步搜索最优解,具体体现... 通过在原模拟退火算法中加入回火过程对原算法进行优化,同时,减小内循环次数用于弥补回火导致的布局时间增量.回火过程用于寻找"被遗漏"的最优解.结果表明新算法利于跳出局部最优"陷阱",进一步搜索最优解,具体体现在改进后的算法不但能够保证布局质量,而且缩减了布局时间,同时,布线时间与电路关键路径延时得到不同程度的改善. 展开更多
关键词 现场可编程门阵列 模拟退火算法 通用布局布线工具 FPGA布局算法 回火过程 退火表
下载PDF
用归纳学习引导进化 被引量:7
3
作者 范磊 阮怀忠 +2 位作者 焦誉 罗文坚 曹先彬 《中国科学技术大学学报》 CAS CSCD 北大核心 2001年第5期565-570,634,共7页
遗传算法需要在选择操作的正向作用和交叉 /变异的破坏性影响之间取得平衡 ,否则往往会出现收敛速度慢或未成熟收敛 .不同于现有的其它改进 ,论文采用归纳学习的方法来引导进化过程趋于这一平衡 ;文中采用归纳学习的方法 ,从进化历史进... 遗传算法需要在选择操作的正向作用和交叉 /变异的破坏性影响之间取得平衡 ,否则往往会出现收敛速度慢或未成熟收敛 .不同于现有的其它改进 ,论文采用归纳学习的方法来引导进化过程趋于这一平衡 ;文中采用归纳学习的方法 ,从进化历史进程中抽取出能反映过去进化的错误和成功的规则 ,进而用它们来引导后续的进化过程 ,保证在避免重复错误的同时加速进化 . 展开更多
关键词 遗传算法 归纳学习 引导进化 函数优化 工具布局 收敛程度 成熟收敛 引导机制
下载PDF
基于FPGA的设计继承方法
4
作者 包斌 崔雪楠 《电子测量技术》 2017年第2期34-37,共4页
FPGA的正确性不单单由代码来确定,还需要FPGA开发工具完成整个设计流程后形成正确的电路才能保证设计的正确性。为提高FPGA在实际工程中的开发效率,引入后端工具指导布线法、布局布线工具设计保持法这两种设计方法,通过设计工具使关键... FPGA的正确性不单单由代码来确定,还需要FPGA开发工具完成整个设计流程后形成正确的电路才能保证设计的正确性。为提高FPGA在实际工程中的开发效率,引入后端工具指导布线法、布局布线工具设计保持法这两种设计方法,通过设计工具使关键信号或者未更改部分的电路布局布线信息继续保留,因此大大减少因部分模块更替对以通过充分测试部分的设计的影响。在工程实践过程中,后端工具指导布线法仅对布线约束控制在40条以下的工程效果较好,但流程较简单;布局布线工具设计保持法流程较复杂,但保持的布线数量可达成百上千条。两种方法各有优劣的地方,设计人员应根据不同的工程需求,选择合适的方法来实现设计继承,以提高调试效率。 展开更多
关键词 FPGA 后端工具 指导布线法 布局布线工具 设计继承
下载PDF
FPGA通用开关盒层次化建模与优化 被引量:4
5
作者 谈珺 申秋实 +1 位作者 王伶俐 童家榕 《电子与信息学报》 EI CSCD 北大核心 2008年第5期1239-1242,共4页
国际上权威的通用布局布线工具(Versatile Place and Route tool,VPR)所支持的开关盒(Switch Box,SB)结构限定在Disjoint,Wilton和Universal3种类型,并且通道内同种类型的互连线必须相邻排列。针对这两个约束,该文提出了FPGA(Field Prog... 国际上权威的通用布局布线工具(Versatile Place and Route tool,VPR)所支持的开关盒(Switch Box,SB)结构限定在Disjoint,Wilton和Universal3种类型,并且通道内同种类型的互连线必须相邻排列。针对这两个约束,该文提出了FPGA(Field Programmable Gate Array)层次化通用开关盒模型,可涵盖FPGA中的任意开关盒结构,并基于这种模型,提出了具有更高布通率的新型开关盒结构JSB(Joint Switch Box,JSB),与Disjoint,Wilton和Universal结构相比,布通率分别提高了10.1%,3.3%和4.6%;还通过优化分布FPGA中互连线,大幅度减小了电路延时,在相同工艺参数和相同开关盒的条件下,比VPR的布线时延关键路径平均缩短了10.4%。 展开更多
关键词 通用布局布线工具 开关盒模型 布通率 关键路径 FPGA
下载PDF
基于Astro的MIC总线控制器专用集成电路后端设计
6
作者 陈洁 王丽丽 《集成电路通讯》 2007年第3期16-20,共5页
本文介绍了采用当前ASIC设计领域内流行的后端布局布线工具—Astro,进行MIC总线控制器远程模块专用集成电路的设计过程。
关键词 Astro自动布局布线工具 时钟树综合(CTS) 布局(Floorplan) 布线(Placement)
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部