期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
用软件实现遥测数据事后帧同步和定时处理
1
作者 杨建国 《遥测遥控》 2001年第2期22-25,共4页
在多目标遥测系统中 ,实时对每个目标的视频遥测数据进行帧同步、定时处理 ,其硬件成本高 ,且定时延迟不确定。随着计算机处理速度的提高 ,可以将经过码同步处理的数据和遥测定时信息实时记录 ,事后用软件对实时记录的遥测数据、定时信... 在多目标遥测系统中 ,实时对每个目标的视频遥测数据进行帧同步、定时处理 ,其硬件成本高 ,且定时延迟不确定。随着计算机处理速度的提高 ,可以将经过码同步处理的数据和遥测定时信息实时记录 ,事后用软件对实时记录的遥测数据、定时信息进行处理。提出一种多目标遥测系统实时记录数据帧同步处理、B0 0 0码解码、插入遥测定时的软件实现方法 ,该方法降低了遥测系统的硬件成本 。 展开更多
关键词 +同步 +帧同步字 +B000码 +遥测子
下载PDF
基于FPGA的高速数字相关器设计 被引量:5
2
作者 孙志雄 李太君 《微计算机信息》 2009年第17期254-255,共2页
在数字通信的数据传输过程中,需要保持数据在传输过程中的同步,因此要在数据传输过程中插入帧同步字进行检测,从而有效避免发送数据和接收数据在传输过程中出现的异步问题。文中提出了一种采用流水线技术、基于FPGA设计高速数字相关器... 在数字通信的数据传输过程中,需要保持数据在传输过程中的同步,因此要在数据传输过程中插入帧同步字进行检测,从而有效避免发送数据和接收数据在传输过程中出现的异步问题。文中提出了一种采用流水线技术、基于FPGA设计高速数字相关器的方法。仿真结果表明设计方案是可行的。 展开更多
关键词 相关器 FPGA 帧同步字
下载PDF
数字相关器及其VHDL设计 被引量:2
3
作者 焦冬莉 《电子工程师》 2007年第10期24-25,共2页
利用VHDL(甚高速集成电路硬件描述语言)对硬件进行设计可简化电路设计工作。在数字通信的数据传输过程中,需要保持数据在传输过程中的同步,因此要在数据传输过程中插入帧同步字并用数字相关器对帧同步字进行检测,从而有效地避免发送数... 利用VHDL(甚高速集成电路硬件描述语言)对硬件进行设计可简化电路设计工作。在数字通信的数据传输过程中,需要保持数据在传输过程中的同步,因此要在数据传输过程中插入帧同步字并用数字相关器对帧同步字进行检测,从而有效地避免发送数据与接收数据在传输过程中出现的异步问题。以10交叉码作为帧同步字的主要格式,基于FPGA进行了数字相关器的VHDL设计。 展开更多
关键词 相关器 VHDL 帧同步字
下载PDF
2Mb/s数字信号在线测试原理及误码测试仪表
4
《邮电商情》 1997年第7期30-31,共2页
一、概述 随着数字传输系统的日益完善以及数字传输业务的不断发展,除对传输系统进行中断业务测试外,不中断业务测试即在线测试也越来越多。不论在PDH还是SDH传输模式中,PCM30/32路基群终端设备都是数字通信系统的基础设备,30个随路信息... 一、概述 随着数字传输系统的日益完善以及数字传输业务的不断发展,除对传输系统进行中断业务测试外,不中断业务测试即在线测试也越来越多。不论在PDH还是SDH传输模式中,PCM30/32路基群终端设备都是数字通信系统的基础设备,30个随路信息、30个随路信令及同步等信息组成2048Kbit/s数据流。 展开更多
关键词 在线测试 误码测试仪 信号 结构 循环冗余校验 性能分析仪 业务测试 随路信令 传输系统 帧同步字
下载PDF
非协作目标的遥测数据处理技术 被引量:1
5
作者 刘秀萍 李艳芬 《现代电子技术》 2009年第7期111-113,共3页
遥测数据处理技术是卫星应用中非常重要的组成部分。对非协作目标的遥测数据帧同步处理用硬件实现成本很高,用软件实现具有很好的通用性和灵活性,能有效地降低遥测数据处理系统的研制成本,缩短开发周期。介绍了遥测数据处理的软件设计... 遥测数据处理技术是卫星应用中非常重要的组成部分。对非协作目标的遥测数据帧同步处理用硬件实现成本很高,用软件实现具有很好的通用性和灵活性,能有效地降低遥测数据处理系统的研制成本,缩短开发周期。介绍了遥测数据处理的软件设计与实现,并详细地分析了遥测数据中帧同步的原理、帧同步策略及其关键技术。 展开更多
关键词 非协作目标 同步策略 帧同步字 帧同步字
下载PDF
10 Gbit/s PRBS tester implemented in FPGA 被引量:1
6
作者 苗澎 王志功 《Journal of Southeast University(English Edition)》 EI CAS 2007年第4期516-519,共4页
The design of an FPGA( field programmable gate array) based programmable SONET (synchronous optical network) OC-192 10 Gbit/s PRBS (pseudo-random binary sequence) generator and a bit interleaved polarity 8 (BI... The design of an FPGA( field programmable gate array) based programmable SONET (synchronous optical network) OC-192 10 Gbit/s PRBS (pseudo-random binary sequence) generator and a bit interleaved polarity 8 (BIP-8) error detector is presented. Implemented in a parallel feedback configuration, this tester features PRBS generation of sequences with bit lengths of 2^7 - 1,2^10- 1,2^15 - 1,2^23 - land 2^31 - 1 for up to 10 Gbit/s applications with a 10 Gbit/s optical transceiver, via the SFI-4 (OC-192 serdes-framer interface). In the OC-192 frame alignment circuit, a dichotomy search algorithm logic which performs the functions of word alignment and STM-64/OC192 de-frame speeds up the frame sync logic and reduces circuit complexity greatly. The system can be used as a low cost tester to evaluate the performance of OC-192 devices and components, taking the replacement of precious commercial PRBS testers. 展开更多
关键词 bit interleaved polarity 8 BIP-8 synchronous digital hierarchy SDH FRAMER field programmable gate array (FPGA) pseudo-random binary sequence (PRBS)
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部