期刊文献+
共找到13篇文章
< 1 >
每页显示 20 50 100
一种采用半速结构的CMOS串行数据收发器的设计 被引量:2
1
作者 黄林 郭淦 +2 位作者 叶菁华 陈一辉 洪志良 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2005年第1期180-186,共7页
设计了一种单片集成的CMOS串行数据收发器 .该收发器用于线上速率为 1 2 5Gb/s的千兆以太网中 ,全集成了发送和接收的功能 ,主要由时钟发生器、时钟数据恢复电路、并串 /串并转换电路、线驱动器和均衡器组成 .为了降低系统设计难度和电... 设计了一种单片集成的CMOS串行数据收发器 .该收发器用于线上速率为 1 2 5Gb/s的千兆以太网中 ,全集成了发送和接收的功能 ,主要由时钟发生器、时钟数据恢复电路、并串 /串并转换电路、线驱动器和均衡器组成 .为了降低系统设计难度和电路功耗 ,收发器采用了半速率时钟结构 .电路采用 1 8V 0 18μm 1P6MCMOS数字工艺 ,芯片面积为 2 0mm× 1 9mm .经CadenceSpectre仿真验证以及流片测试 ,电路工作正常 。 展开更多
关键词 收发器 时钟发生器 时钟数据恢复 线驱动器 均衡器 并串/串并转换
下载PDF
BESⅢ TOF子触发系统击中信息多通道串行同步传输方法 被引量:5
2
作者 刘序宗 刘树彬 +1 位作者 郑伟 安琪 《吉林大学学报(工学版)》 EI CAS CSCD 北大核心 2008年第2期483-488,共6页
为了获得抗干扰、抗辐射能力强的远距离数据传输,在第三代北京谱仪BESⅢ工程的TOF前端电子学与TOF子触发系统之间采用了光纤传输方案。同时为了节省空间,在发送端对并行数据进行并串转换然后传送串行数据。然而接收端串并恢复的过程中... 为了获得抗干扰、抗辐射能力强的远距离数据传输,在第三代北京谱仪BESⅢ工程的TOF前端电子学与TOF子触发系统之间采用了光纤传输方案。同时为了节省空间,在发送端对并行数据进行并串转换然后传送串行数据。然而接收端串并恢复的过程中会存在每次上电同步后转换延时不确定性的现象,从而导致了串并转换恢复数据/时钟的摇摆问题。在探讨现象本质的基础上,结合FIFO的同步功能,提出了可以广泛适用的系统同步法以及一种适用于目前数据传输方案的简便同步方法,成功地实现了多通道并串/串并转换数据的串行同步传输。 展开更多
关键词 核电子学 TOF子触发系统 并串/串并转换 延时不确定性 多通道同步 光纤
下载PDF
光纤通道并串/串并转换器
3
《电子产品世界》 2002年第12B期89-89,共1页
关键词 光纤通道 并串/串并转换器 PCM-Sierra公司 PM8356 QuadPHY-FC 网络存储
下载PDF
光纤通道并串/串并转换器
4
《通讯世界》 2002年第11期103-103,共1页
关键词 PMC-Sierra公司 PM8356QuadPHY-FC 光纤 并串/串并 转换器
下载PDF
面向SAN市场的4端口CMOS光纤通道并串/串并转换器(SERDES)
5
《今日电子》 2002年第12期69-69,共1页
关键词 SAN CMOS 光纤通道 并串/串并转换器 SERDES
下载PDF
PM8356 QuadPHY FC光纤通道并串/串并转换器
6
《世界产品与技术》 2002年第12期57-58,共2页
关键词 PM8356 QuadPHY FC光纤通道 并串/串并转换器 PCM-Sierra公司
下载PDF
PMC—Sierra公司推出光纤通道并串/串并转换器
7
《电信技术》 2002年第12期48-48,共1页
关键词 PMC-Sierra公司 通信 光纤 并串/串并转换器
下载PDF
光纤通道井串/串并转换器
8
《世界电子元器件》 2002年第11期75-75,共1页
关键词 光纤 并串/串并转换器 存储区域网络
下载PDF
BES-ⅢTOF子触发系统中高速数据传输的实现 被引量:1
9
作者 刘树彬 郑伟 +1 位作者 刘序宗 安琪 《核技术》 CAS CSCD 北大核心 2008年第3期223-228,共6页
升级中的北京正负电子对撞机谱仪的飞行时间计数器触发子系统,需进行大量高速数据的吞吐:在41.7MHz的同步时钟控制下从前端读出电子学接收368路快时间击中信号,并向主触发逻辑实时发送4位击中数信息、3位背对背信息,向径迹配对逻辑实时... 升级中的北京正负电子对撞机谱仪的飞行时间计数器触发子系统,需进行大量高速数据的吞吐:在41.7MHz的同步时钟控制下从前端读出电子学接收368路快时间击中信号,并向主触发逻辑实时发送4位击中数信息、3位背对背信息,向径迹配对逻辑实时发送136位位置信息,且每16个事例须向DAQ系统提供所有有效事例的数据包,以供离线分析。在该系统的研制中,我们分别或同时利用并串/串并转换、光纤、LVDS、VME总线等不同层面的技术手段实现了不同对象的触发判选信息的传递,本文对此进行了详细介绍。 展开更多
关键词 触发 并串/串并转换 光纤 LVDS VME CBLT
下载PDF
多路数据巡回监测系统的实现 被引量:1
10
作者 秦艺力 穆道生 《兵工自动化》 2005年第5期94-95,97,共3页
多路数据巡回监测系统以VCMSComm控件控制串口,通过MAX+PlusⅡ使FPGA能识别串口指令并按指令采集模拟数据,达到以串口实现PC机与FPGA通信的目的。即先通过并/串转换电路将接收到的串行数据变成并行数据,后通过缓存模块读取并行数据,再... 多路数据巡回监测系统以VCMSComm控件控制串口,通过MAX+PlusⅡ使FPGA能识别串口指令并按指令采集模拟数据,达到以串口实现PC机与FPGA通信的目的。即先通过并/串转换电路将接收到的串行数据变成并行数据,后通过缓存模块读取并行数据,再以74LS195组成的串/并转换电路将其转换成串行数据帧返回计算机。而模拟数据采集及其A/D变换则通过ADCS09完成。 展开更多
关键词 多路数据巡监 MAX+PLUSII FPGA 口通信 并串/串并转换
下载PDF
基于LVDS技术的高密度信号同步传输在BESⅢ TOF触发子系统中的实现 被引量:1
11
作者 刘序宗 刘树彬 安琪 《核电子学与探测技术》 CAS CSCD 北大核心 2010年第7期920-924,共5页
在北京谱仪BESⅢ升级改造工程TOF触发子系统的设计中,提出了采用LVDS电平扇出触发处理结果的方案,以获得足够的驱动以及抗干扰能力。考虑到传输数据量非常大,为了节省空间以及提供传输效率,决定引入并串/串并转换传输技术并设计了相应... 在北京谱仪BESⅢ升级改造工程TOF触发子系统的设计中,提出了采用LVDS电平扇出触发处理结果的方案,以获得足够的驱动以及抗干扰能力。考虑到传输数据量非常大,为了节省空间以及提供传输效率,决定引入并串/串并转换传输技术并设计了相应的接收板对其进行深入研究。通过结合FPGA中FIFO的同步功能设计,成功实现了多通道LVDS并串/串并转换传输的同步接收,从而在一个9U VME背板总线后插数据传输模块上完成了全部TOF触发处理结果的高密度同步输出。同时也为复杂仪器系统中高速大量数据的实时同步传输和接收提供了一个可靠且高效的解决方案。 展开更多
关键词 TOF触发系统 LVDS VME!并串/串并转换FIFO多通道同步
下载PDF
弱小信号隔离转换系统设计
12
作者 王晶鑫 单家芳 +1 位作者 朱梁 贾华 《核电子学与探测技术》 北大核心 2017年第7期720-725,共6页
设计了一种弱小信号隔离转换实时传输系统。弱小信号通过放大电路放大后,进入隔离转换系统,该系统实现了对信号的实时转换、隔离传输、不失真还原。实验测试表明:该系统对于有电磁干扰时300 kHz以下的信号不失真率不小于90%;传输信号频... 设计了一种弱小信号隔离转换实时传输系统。弱小信号通过放大电路放大后,进入隔离转换系统,该系统实现了对信号的实时转换、隔离传输、不失真还原。实验测试表明:该系统对于有电磁干扰时300 kHz以下的信号不失真率不小于90%;传输信号频率小于600 kHz可信度较高;长期测试输出电压相对标准偏差1%以下,系统的长期稳定性良好。 展开更多
关键词 FPGA 模数/数模转换 并串/串并转换 信号隔离
下载PDF
A Low Jitter Design of Ring Oscillators in 1.25GHz Serdes 被引量:1
13
作者 肖磊 刘玮 杨莲兴 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2008年第3期490-496,共7页
A new configuration for delay cells used in voltage controlled oscillators is presented. A jitter comparison between the source-coupled differential delay cell and the proposed CMOS inverter based delay cell is given.... A new configuration for delay cells used in voltage controlled oscillators is presented. A jitter comparison between the source-coupled differential delay cell and the proposed CMOS inverter based delay cell is given. A new method to optimize loop parameters based on low-jitter in PLL is also introduced. A low-jitter 1.25GHz Serdes is implemented in a 0.35μm standard 2P3M CMOS process. The result shows that the RJ (random jitter) RMS of 1.25GHz data rate series output is 2. 3ps (0. 0015UI) and RJ (1 sigma) is 0. 0035UI. A phase noise measurement shows - 120dBc/Hz@100kHz at 1111100000 clock-pattern data out. 展开更多
关键词 SERDES voltage controlled ring oscillator low jitter
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部