期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
MUX-buffer开关互连结构的FPGA芯片I/O互连设计
1
作者 张火文 黄均鼐 +2 位作者 李楠 郑国祥 曾韡 《固体电子学研究与进展》 CAS CSCD 北大核心 2009年第1期93-98,共6页
硬件结构及电子设计的质量是决定FPGA性能的两个重要因素。针对这两个方面,提出了一种通用的FP-GA芯片I/O互连结构,利用"回线"的终端互补原理对各种互连线的悬空终端进行连接。根据所提出的I/O互连结构的特点,在较少编程点的... 硬件结构及电子设计的质量是决定FPGA性能的两个重要因素。针对这两个方面,提出了一种通用的FP-GA芯片I/O互连结构,利用"回线"的终端互补原理对各种互连线的悬空终端进行连接。根据所提出的I/O互连结构的特点,在较少编程点的前提下,减少传输管级联个数,对多路选择器和缓冲器进行优化,提出了一种节省芯片面积且速度较快的基于MUX-Buffer结构的布线开关。该结构已在FPGA芯片中实现,对I/O互连的仿真及测试结果表明,所提出的结构及电路实现具有很好的延时可预测性,与常规MUX结构相比,面积-延时乘积降低了10%左右。 展开更多
关键词 现场可编程门阵列 输入/输出互连 回线 布线开关 延时可预测性
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部