期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
一种具有延迟校准功能的可编程多相位时钟电路 被引量:1
1
作者 刘术彬 朱樟明 +3 位作者 赵扬 恩云飞 刘帘曦 杨银堂 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2014年第6期57-64,共8页
基于延迟锁相环原理,提出了一种新型的具有延迟校准功能的可编程多相位时钟电路,能为工作在80MHz的电荷耦合器件信号处理器提供精度高达390ps的时序信号.将主时钟的单周期等分为32份,通过可编程相位组合电路,产生相位及占空比可调的信号... 基于延迟锁相环原理,提出了一种新型的具有延迟校准功能的可编程多相位时钟电路,能为工作在80MHz的电荷耦合器件信号处理器提供精度高达390ps的时序信号.将主时钟的单周期等分为32份,通过可编程相位组合电路,产生相位及占空比可调的信号,能满足不同电荷耦合器件所需的最优工作时序.传统的延迟锁相环结构随着延迟单元的增加,延迟单元之间不匹配愈加明显,导致输出相位偏离理想位置.引入延迟校准电路可以显著降低相位之间的误差,校准后的多相位时钟信号接入可编程相位组合器进行选择组合,产生所需的高精度时序信号.基于SMIC 0.18μm 3.3VCMOS工艺完成设计,在80MHz主时钟下的后仿真结果表明:电路可产生占空比范围为2%-98%的输出时钟,校准后的延迟误差小于5ps,边到边抖动为1.14ps,有效地保证了相位精度. 展开更多
关键词 电荷耦合器件 延迟锁相环 延迟校准环路 可编程相位组合器
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部