期刊文献+
共找到9篇文章
< 1 >
每页显示 20 50 100
哈曼音乐集团推出两款新型建模处理器
1
《国外电子元器件》 2004年第1期80-80,共1页
关键词 哈曼音乐集团 建模处理器 RPx400 CS4271
下载PDF
基于指令集模拟器的处理器建模与验证 被引量:7
2
作者 严迎建 徐劲松 +1 位作者 陈韬 刘军伟 《计算机工程》 CAS CSCD 北大核心 2008年第5期248-250,共3页
介绍处理器仿真建模技术以及指令集模拟器在其中的应用,讨论处理器ISA,MA模型建立以及指令精确、时钟精确的指令集模拟器实现方法,提出一种基于多线程技术的调试器集成方法,介绍指令集模拟器在一款密码专用微处理器开发过程中的具体应... 介绍处理器仿真建模技术以及指令集模拟器在其中的应用,讨论处理器ISA,MA模型建立以及指令精确、时钟精确的指令集模拟器实现方法,提出一种基于多线程技术的调试器集成方法,介绍指令集模拟器在一款密码专用微处理器开发过程中的具体应用方法。 展开更多
关键词 指令集拟器 处理器 指令精确 时钟精确 流水线处理器
下载PDF
VLIW处理器ISA建模与辅助软件优化技术 被引量:3
3
作者 严迎建 叶建森 +1 位作者 刘军伟 徐劲松 《计算机工程与设计》 CSCD 北大核心 2009年第11期2727-2729,2752,共4页
在基于VLIW结构的分组密码专用处理器设计过程中,研究了VLIW处理器的指令集体系结构建模技术。设计了一个指令精确的指令集模拟器,通过附加一个流水线相关及停顿统计模块,实现了周期精确的程序运行统计和流水线停顿统计。结合指令集模... 在基于VLIW结构的分组密码专用处理器设计过程中,研究了VLIW处理器的指令集体系结构建模技术。设计了一个指令精确的指令集模拟器,通过附加一个流水线相关及停顿统计模块,实现了周期精确的程序运行统计和流水线停顿统计。结合指令集模拟器、汇编器以及调试器,设计了一个面向VLIW处理器的辅助程序优化环境。利用模拟器和调试器来评估程序的指令级并行度以及资源占用情况,辅助程序开发者优化VLIW处理器程序,从而达到软硬件协作开发VLIW处理器指令级并行性的最终目的。 展开更多
关键词 超长指令字(VLIW) 处理器 指令集体系结构 指令集拟器 指令级并行
下载PDF
基于SystemC的周期精确级DSP处理器建模 被引量:5
4
作者 何卫强 杨靓 卢强 《微电子学与计算机》 CSCD 北大核心 2013年第4期107-110,共4页
针对高级语言做处理器建模在模型精度方面的不足,本文探讨了一种基于SystemC的周期精确级DSP处理器建模方法.在分析各流水段功能的基础上,结合SystemC的语言结构特点,对流水级内各功能模块进行了抽象建模.该模型能够精确地模拟处理器指... 针对高级语言做处理器建模在模型精度方面的不足,本文探讨了一种基于SystemC的周期精确级DSP处理器建模方法.在分析各流水段功能的基础上,结合SystemC的语言结构特点,对流水级内各功能模块进行了抽象建模.该模型能够精确地模拟处理器指令的执行情况,对软件算法的设计优化和处理器微结构的探索具有一定的参考价值. 展开更多
关键词 周期精确 SystemC处理器
下载PDF
一种DSP周期精度高效建模方法 被引量:1
5
作者 李笑天 殷淑娟 何虎 《计算机应用研究》 CSCD 北大核心 2015年第1期121-124,共4页
为了便于数字信号处理器(DSP)的架构探索,提出了一种全新的基于Gem5模拟器Atomic模型,为顺序多发射、多级执行的DSP进行周期精度高效建模的通用方法。通过修改Atomic现有的三级流水线,添加一级新的流水线,达到了在Gem5中为DSP进行周期... 为了便于数字信号处理器(DSP)的架构探索,提出了一种全新的基于Gem5模拟器Atomic模型,为顺序多发射、多级执行的DSP进行周期精度高效建模的通用方法。通过修改Atomic现有的三级流水线,添加一级新的流水线,达到了在Gem5中为DSP进行周期精度仿真的目的;通过硬件表格类的设计,改变Gem5指令集与处理器的耦合,达到了在Gem5中为DSP进行快速高效建模的目的。运行基准测试程序Dhrystone2的结果表明,该建模方法得到的周期信息与RTL硬件代码的仿真结果相同。而对代码的统计表明,该建模方法能提高代码的复用率和可维护性,使建模能快速响应设计,缩短DSP设计迭代周期。 展开更多
关键词 Gem5拟器 周期精度 高效 架构探索 处理器
下载PDF
基于LISA语言的DSP高效建模方法 被引量:1
6
作者 吴紫盛 李源 +1 位作者 杨群 何虎 《计算机工程与设计》 北大核心 2015年第2期373-378,共6页
为便于数字信号处理器(DSP)的性能评测、优化和多核架构的探索,提出一种周期精度模拟器建模方法。分析机器描述语言LISA的特点及其在处理器建模上存在的问题,结合MIPS简单五级流水线的结构实现一种通用性强、可扩展、易重构的高效建模方... 为便于数字信号处理器(DSP)的性能评测、优化和多核架构的探索,提出一种周期精度模拟器建模方法。分析机器描述语言LISA的特点及其在处理器建模上存在的问题,结合MIPS简单五级流水线的结构实现一种通用性强、可扩展、易重构的高效建模方法,基于该建模方法对一款高性能DSP华睿2号(HR-2)进行实例化,通过数字信号处理典型应用程序和基准测试程序验证该方法的正确性和可行性。 展开更多
关键词 数字信号处理器 周期精度 LISA语言 流水线 处理器
下载PDF
VLIW DSP指令级精度模拟器的快速实现方法 被引量:3
7
作者 朱大林 郭德源 何虎 《计算机工程与设计》 CSCD 北大核心 2013年第1期256-261,共6页
为了以最小代价开发出超长指令字(VLIW)数字信号处理器(DSP)的指令级精度的模拟器,缩短开发周期,提出了一种基于开源模拟器(gem5)的开发方法。对gem5模拟器和VLIW DSP的指令执行流程分别进行分析,指出指令在gem5模拟器上以纯32位指令环... 为了以最小代价开发出超长指令字(VLIW)数字信号处理器(DSP)的指令级精度的模拟器,缩短开发周期,提出了一种基于开源模拟器(gem5)的开发方法。对gem5模拟器和VLIW DSP的指令执行流程分别进行分析,指出指令在gem5模拟器上以纯32位指令环境顺序执行和指令在VLIW DSP上以16/32位混合指令环境并行执行之间的矛盾是开发的难点。在gem5的顺序执行模型的基础上,通过加入并行的判决、执行机制和16/32位混合指令的取指机制建立了VLIWDSP的模型,并具体实现了一款VLIW DSP的模拟器。通过一组针对每条指令的测试程序和一组DSP典型应用程序验证了该方法的正确性和可行性。 展开更多
关键词 超长指令字(VLIW) 数字信号处理器(DSP) 处理器 拟器 指令级精度
下载PDF
基于SimpleScalar的M-SIM2.0模拟器内核分析与应用
8
作者 刘宇 陆岳 《电脑知识与技术》 2013年第1期212-218,共7页
SimpleScalar工具集被广泛应用于处理器建模与仿真,M-SIM2.0对其最复杂的out-of-order模拟器加入同时多线程支持,并作出相应改进。该文详细分析了基于SimpleScalar的M-SIM2.0模拟器的数据结构、流水线和函数级算法。对该模拟器在同时多... SimpleScalar工具集被广泛应用于处理器建模与仿真,M-SIM2.0对其最复杂的out-of-order模拟器加入同时多线程支持,并作出相应改进。该文详细分析了基于SimpleScalar的M-SIM2.0模拟器的数据结构、流水线和函数级算法。对该模拟器在同时多线程结构竞争研究中的应用,进行了介绍。 展开更多
关键词 M-SIM2 0 同时多线程 SIMPLESCALAR 处理器
下载PDF
Performance modeling of positive degraded task-pair with helper-thread in CMP
9
作者 Gu Zhimin Zheng Ninghan +3 位作者 Zhang Yi Liu Changding Tang Jie Huang Yan 《High Technology Letters》 EI CAS 2010年第3期221-226,共6页
Helper-thread of a task can hide the memory access time of irregular data on the chip muhi-core processor (CMP). For constructing a compiler that effectively supports the helper-thread of a task in the multi-core sc... Helper-thread of a task can hide the memory access time of irregular data on the chip muhi-core processor (CMP). For constructing a compiler that effectively supports the helper-thread of a task in the multi-core scenario based on the last level shared cache, this paper studies its performance stable condi- tions. Unfortunately, there is no existing model that allows extensive investigation of the impact of stable conditions, we present the base of pre-computation that is formalized by our degraded task-pair 〈 T, T' 〉 with the helper-thread, and its stable conditions are analyzed. Finally, a novel performance model and a constructing method of pre-computation based on our positive degraded task-pair are proposed. The efficient results are shown by our experiments. If we further exploit memory level parallelism (MLP) for our task-pair, the task-pair 〈 T, T' 〉 can reach better performance. 展开更多
关键词 chip multi-core processor (CMP) helper-thread pre-computation performance model
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部