期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
XILINX FPGA内部BRAM资源的应用研究 被引量:4
1
作者 袁晓军 张亮 《航空计算技术》 2018年第5期122-125,共4页
XILINX FPGA内部拥有丰富的存储资源BRAM,可以大大简化设计的复杂度,在电子硬件模块设计中得到了广泛应用。BRAM可以用来设计单口存储器、双口存储器和FIFO等,满足数据缓冲和交换等应用需求。简要介绍BRAM的主要接口和功能,结合多年经验... XILINX FPGA内部拥有丰富的存储资源BRAM,可以大大简化设计的复杂度,在电子硬件模块设计中得到了广泛应用。BRAM可以用来设计单口存储器、双口存储器和FIFO等,满足数据缓冲和交换等应用需求。简要介绍BRAM的主要接口和功能,结合多年经验,重点描述了使用BRAM过程中异步访问接口设计考虑和双口存储器访问竞争处理等方面应注意的问题,为正确使用BRAM提供参考。 展开更多
关键词 XILINX FPGA BRAM 地址建立/保持时间 双口竞争
下载PDF
高速数字系统中的时序分析与设计 被引量:4
2
作者 卓沛 严国萍 《计算机技术与发展》 2007年第7期171-174,共4页
随着数字系统的工作频率的不断提高,时钟周期逐渐变小,而系统时序却越来越复杂。如何保证系统的工作时序正常,要涉及到比如保证信号完整性(Signal Integrity)、设计良好的电源分配系统(Power Distribute System)以及时序分析等诸多方面... 随着数字系统的工作频率的不断提高,时钟周期逐渐变小,而系统时序却越来越复杂。如何保证系统的工作时序正常,要涉及到比如保证信号完整性(Signal Integrity)、设计良好的电源分配系统(Power Distribute System)以及时序分析等诸多方面,因此成为了一项具有挑战性的工作。文中从实际设计出发,结合实际工作经验,讨论了在133MHz总线工作频率下,如何控制系统工作时序。 展开更多
关键词 高速数字系统 最大儇小飞行时间 建立/保持时间 仿真
下载PDF
高精度SRAM端口时序参数测量电路的设计与实现
3
作者 李恒 王琴 蒋剑飞 《微电子学与计算机》 CSCD 北大核心 2016年第7期125-128,132,共5页
对一种普通的数字时间转换器(Digital-to-Time Converter,DTC)进行了改进,能实现对输入信号延时的两级调节,一级粗调,一级精调,在SMIC 130nm工艺下,调节范围为0~2.0ns,调节精度达到5ps,同时减少了一半的面积,优化了结构的非线性误差.... 对一种普通的数字时间转换器(Digital-to-Time Converter,DTC)进行了改进,能实现对输入信号延时的两级调节,一级粗调,一级精调,在SMIC 130nm工艺下,调节范围为0~2.0ns,调节精度达到5ps,同时减少了一半的面积,优化了结构的非线性误差.利用改进后的DTC结构,设计了两种测量方案,分别实现了对SRAM输入端口的建立时间、保持时间及输出端口的数据读取时间的测量.仿真结果表明,该电路对SRAM各个端口时序参数测量的误差小于3.33%. 展开更多
关键词 时序参数测量 建立/保持时间 数据读取时间 数字时间转换器
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部