期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
四阶连续时间正交带通ΣΔ调制器的设计 被引量:1
1
作者 汤黎明 吴建辉 《电子器件》 CAS 2010年第1期58-61,共4页
介绍一个适用于低中频架构的四阶连续时间正交带通ΣΔ调制器的设计,通过采用复数积分器代替传统的谐振器,优化了调制器的噪声整形性能。调制器采用开关电容反馈DAC来减少对时钟抖动的敏感度。电路设计采用smic0.13mixed-signalCMOS工艺... 介绍一个适用于低中频架构的四阶连续时间正交带通ΣΔ调制器的设计,通过采用复数积分器代替传统的谐振器,优化了调制器的噪声整形性能。调制器采用开关电容反馈DAC来减少对时钟抖动的敏感度。电路设计采用smic0.13mixed-signalCMOS工艺,仿真结果表明,在12MHz采样频率下,调制器的信号噪声失真比可达到78dB,其信号带宽为200kHz,中心频率在200kHz。 展开更多
关键词 ΣΔ调制器 复数积分器 时钟抖动 开关电容dac
下载PDF
双重噪声整形连续时间Δ-Σ调制器的架构设计 被引量:1
2
作者 严海月 邓建飞 林福江 《微电子学》 CSCD 北大核心 2017年第6期828-832,共5页
提出了一种低功耗连续时间多比特Δ-Σ调制器架构。该架构充分利用了Δ-Σ结构高分辨率和连续时间结构高速度的特点。将量化器的输出分为最高有效位(MSB)和最低有效位(LSB),LSB被反馈到量化器和DAC的输入,提高了系统的分辨率和线性度,... 提出了一种低功耗连续时间多比特Δ-Σ调制器架构。该架构充分利用了Δ-Σ结构高分辨率和连续时间结构高速度的特点。将量化器的输出分为最高有效位(MSB)和最低有效位(LSB),LSB被反馈到量化器和DAC的输入,提高了系统的分辨率和线性度,降低了系统的硬件复杂度。除此之外,积分器的输出摆幅也显著减小,大大降低了运算放大器对带宽和增益的要求。使用SAR量化器中的开关电容DAC阵列进行环路延迟补偿,进一步提高了环路滤波器功率效率。通过仿真分析,验证了提出架构的正确性。 展开更多
关键词 连续时间 Δ-Σ 低功耗 噪声整形 环路延迟补偿 开关电容dac阵列
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部