期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
FPGA通用开关盒层次化建模与优化 被引量:4
1
作者 谈珺 申秋实 +1 位作者 王伶俐 童家榕 《电子与信息学报》 EI CSCD 北大核心 2008年第5期1239-1242,共4页
国际上权威的通用布局布线工具(Versatile Place and Route tool,VPR)所支持的开关盒(Switch Box,SB)结构限定在Disjoint,Wilton和Universal3种类型,并且通道内同种类型的互连线必须相邻排列。针对这两个约束,该文提出了FPGA(Field Prog... 国际上权威的通用布局布线工具(Versatile Place and Route tool,VPR)所支持的开关盒(Switch Box,SB)结构限定在Disjoint,Wilton和Universal3种类型,并且通道内同种类型的互连线必须相邻排列。针对这两个约束,该文提出了FPGA(Field Programmable Gate Array)层次化通用开关盒模型,可涵盖FPGA中的任意开关盒结构,并基于这种模型,提出了具有更高布通率的新型开关盒结构JSB(Joint Switch Box,JSB),与Disjoint,Wilton和Universal结构相比,布通率分别提高了10.1%,3.3%和4.6%;还通过优化分布FPGA中互连线,大幅度减小了电路延时,在相同工艺参数和相同开关盒的条件下,比VPR的布线时延关键路径平均缩短了10.4%。 展开更多
关键词 通用布局布线工具 开关盒模型 布通率 关键路径 FPGA
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部