期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
融合DoPBL模式的开源硬件与编程混合式实验教学探索与实践
1
作者 叶俊男 余哲寅 杨超翔 《实验室研究与探索》 CAS 北大核心 2023年第5期228-233,284,共7页
通过分析DoPBL和线上线下混合教学模式,对实验教学内容与流程进行优化,构建了一种融合DoPBL的开源硬件与编程线上线下混合式实验教学模式。该模式包括基础理论与实验、项目实践两大模块,分为理论MOOC、基础实验、项目选定、方案制定、... 通过分析DoPBL和线上线下混合教学模式,对实验教学内容与流程进行优化,构建了一种融合DoPBL的开源硬件与编程线上线下混合式实验教学模式。该模式包括基础理论与实验、项目实践两大模块,分为理论MOOC、基础实验、项目选定、方案制定、设计研究、原型制作、测试迭代、交流评价8个环节。通过课程考核与评教表明,该模式取得了良好的效果,为开源硬件与编程实验课程混合式教学改革提供一种参考和借鉴。 展开更多
关键词 设计专业 开源硬件与编程 混合实验教学
下载PDF
基于Java的开源GIS编程教学初探
2
作者 袁小华 王令群 +2 位作者 王振华 张书台 张天蛟 《教育教学论坛》 2019年第40期269-272,共4页
基于开源技术的地理信息系统(GIS)开发能力,是“空间信息与数字技术专业”(空间专业)本科学生的重要就业能力。文章以培养空间专业学生开源GIS编程基础为目标,利用该专业Java课程的实践教学环节,对基于Java的开源GIS编程教学进行了初步... 基于开源技术的地理信息系统(GIS)开发能力,是“空间信息与数字技术专业”(空间专业)本科学生的重要就业能力。文章以培养空间专业学生开源GIS编程基础为目标,利用该专业Java课程的实践教学环节,对基于Java的开源GIS编程教学进行了初步探索,其中设计的教学案例、任务和项目,搭建的开源实践教学平台,以及采用的过程化考核,可为相关教学提供参考。 展开更多
关键词 JAVA程序设计 开源GIS编程 实践教学 教学探索
下载PDF
基于开放式项目的开源硬件与编程课程教学改革与实践 被引量:4
3
作者 杨淇善 韩德强 贾懋珅 《中国现代教育装备》 2021年第23期156-159,共4页
开源硬件与编程课程以计算机技术为核心,使学生能够将创意与想法设计、实现为原型作品。针对以往课程教学的不足,提出了以开放式项目为基础的教学方式,将知识点与项目相融合,鼓励学生根据自己的兴趣和创新想法完成设计与开发。该教学方... 开源硬件与编程课程以计算机技术为核心,使学生能够将创意与想法设计、实现为原型作品。针对以往课程教学的不足,提出了以开放式项目为基础的教学方式,将知识点与项目相融合,鼓励学生根据自己的兴趣和创新想法完成设计与开发。该教学方式提升了学生的学习积极性,改善了学习效果,有效地培养学生的创新实践能力。 展开更多
关键词 教学改革 开放式项目 开源硬件与编程 能力培养
下载PDF
开源软件周盛况空前多项国际活动着陆中国
4
作者 陈晓鹏 《中国计算机用户》 2005年第9期15-15,共1页
本刊讯记者陈晓鹏报道于2月28日至3月4日在北京举办的“2005中国开源软件周”,在中国开源软件业界引起了强烈反响。
关键词 中国 开源软件 0SS 开源编程 软件产业
下载PDF
基于FPGA云的实时图像处理在线验证平台设计 被引量:3
5
作者 黄继业 刘鑫 董哲康 《实验室研究与探索》 CAS 北大核心 2022年第11期66-70,80,共6页
针对FPGA图像处理算法快速验证问题,设计了基于FPGA云的实时图像处理在线验证平台。平台基于具有FPGA计算加速功能的云服务器搭建,包括硬件逻辑架构和软件驱动框架。其中,前者由图像虚拟捕获模块、图像虚拟输出模块及基于DVP协议的虚拟... 针对FPGA图像处理算法快速验证问题,设计了基于FPGA云的实时图像处理在线验证平台。平台基于具有FPGA计算加速功能的云服务器搭建,包括硬件逻辑架构和软件驱动框架。其中,前者由图像虚拟捕获模块、图像虚拟输出模块及基于DVP协议的虚拟用户接口构成;后者以OPAE架构为基础,实现用户应用与FPGA逻辑数据交互。该平台以FPGA云服务器上用户图片或视频为激励,图像虚拟捕获模块捕获激励数据,通过虚拟DVP接口发送至用户图像处理模块,处理结果经虚拟DVP接口、图像虚拟输出模块后由软件驱动读取、整合并实时回传,像素时钟100 MHz。经彩色图像高斯滤波在线实验验证,该平台在简化传统验证模式外设架构的同时,能够快速验证用户自定义图像算法模块,提高了图像算法的原型验证效率。 展开更多
关键词 FPGA云 虚拟用户接口 在线验证平台 开源编程加速引擎
下载PDF
Design and Implementation of an FDP Chip 被引量:1
6
作者 陈利光 王亚斌 +11 位作者 吴芳 来金梅 童家榕 张火文 屠睿 王建 王元 申秋实 余慧 黄均鼐 卢海舟 潘光华 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2008年第4期713-718,共6页
A novel Fudan programmable logic chip (FDP) was designed and implemented with a SMIC 0. 18μm CMOS logic process. The new 3-LUT based logic cell circuit increases logic density about 11% compared with a traditional ... A novel Fudan programmable logic chip (FDP) was designed and implemented with a SMIC 0. 18μm CMOS logic process. The new 3-LUT based logic cell circuit increases logic density about 11% compared with a traditional 4-input LUT. The unique hierarchy routing fabrics and effective switch box optimize the routing wire segments and make it possible for different lengths to connect directly. The FDP contains 1,600 programmable logic cells, 160 programmable I/O, and 16kbit dual port block RAM. Its die size is 6. 104mm× 6. 620mm, with the package of QFP208. The hardware and software cooperation tests indicate that FDP chip works correctly and efficiently. 展开更多
关键词 FPGA programmable logic block programmable routing resource switch box
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部