期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
一种10位160 kS/s的循环型模数转换器 被引量:2
1
作者 唐雨晴 曾华林 +1 位作者 谢亮 金湘亮 《微电子学》 CAS CSCD 北大核心 2018年第4期437-442,共6页
提出了一种应用于图像传感器的10位160kS/s的循环型模数转换器(ADC)。采用1.5位的流水线ADC结构,经过10次循环后,得到10位数字码输出。采用输入端自级联结构的两级运算放大器,提高了运放的增益。采用运放共享技术,实现单转双电路与ADC... 提出了一种应用于图像传感器的10位160kS/s的循环型模数转换器(ADC)。采用1.5位的流水线ADC结构,经过10次循环后,得到10位数字码输出。采用输入端自级联结构的两级运算放大器,提高了运放的增益。采用运放共享技术,实现单转双电路与ADC运放共享,降低了面积和功耗,实现了电平平移。基于0.13μm CMOS工艺,在3.3V电源电压和160kHz采样速率下对ADC进行仿真。后仿真结果表明,该ADC的有效位数为9.45位,SNR为59.1dB,SFDR为61.26dB,DNL为±0.625LSB,INL为±1.5LSB。 展开更多
关键词 循环型模数转换器 自级联结构 运放共享技术
下载PDF
一种10位200ksps双模式循环型模数转换器的设计
2
作者 齐思萌 赵宏亮 孙嘉斌 《辽宁工程技术大学学报(自然科学版)》 CAS 北大核心 2019年第1期75-81,共7页
为解决大多数循环型(cyclic)模数转换器(analog-to-digital convertor, ADC)不能实现双输入模式的问题,提出了一种10位的可实现单端和差分两种输入模式的cyclic ADC结构.采用RSD算法,实现对比较器阈值偏差的修正,提出一种两级自补偿结... 为解决大多数循环型(cyclic)模数转换器(analog-to-digital convertor, ADC)不能实现双输入模式的问题,提出了一种10位的可实现单端和差分两种输入模式的cyclic ADC结构.采用RSD算法,实现对比较器阈值偏差的修正,提出一种两级自补偿结合增益自举的改进型运放结构,在实现高增益的同时,能够保证输出结果不受环路失调影响.仿真结果表明在5.2 MHz工作时钟和2.5 V电源电压下,提出的cyclic ADC实现了200 ksps的转换速度,信噪比60.98 dB,有效位数9.8 bit,功耗4.97 mW,版图面积0.059 mm2.研究结论表明该电路有较高的转换速度和精度,且由于能够实现单端和差分两种输入模式,使得该电路的适用范围得到了扩展. 展开更多
关键词 循环型模数转换器 RSD算法 双模式 失调消除 增益自举
下载PDF
快闪存储器阈值电压分布读取电路设计
3
作者 伍冬 刘辉 +1 位作者 谢南 高岑岑 《清华大学学报(自然科学版)》 EI CAS CSCD 北大核心 2014年第4期546-550,共5页
提出了一种浮栅型快闪存储器(flash memory)阈值电压分布读取方法。其读出电路结构主要包括电容反馈互导放大器(capacitor feedback trans-impedance amplifier,CTIA)和8b循环型模数转换器(cyclic analog-to-digital converter),以上电... 提出了一种浮栅型快闪存储器(flash memory)阈值电压分布读取方法。其读出电路结构主要包括电容反馈互导放大器(capacitor feedback trans-impedance amplifier,CTIA)和8b循环型模数转换器(cyclic analog-to-digital converter),以上电路将存储单元的阈值电压进行数字量化输出。此外芯片还集成了译码电路、高压电路、偏置电路和控制电路等辅助电路。上述设计采用0.13μm 2P3M NOR快闪存储器工艺,芯片面积为2.1mm×2.8mm,其中存储阵列包含1 024×1 024个存储单元。测试结果表明该读取电路能够精确地读取快闪存储器的阈值电压分布,可以用来进行存储阵列器件和工艺的离散性等特性研究,也可以用于编程/擦除算法的优化设计。 展开更多
关键词 快闪存储器 阈值电压分布 循环型模数转换器
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部