期刊文献+
共找到41篇文章
< 1 2 3 >
每页显示 20 50 100
一种提高本地总线带宽的设计方法
1
作者 官亚雄 《中国高新技术企业》 2012年第21期30-32,共3页
文章主要研究了CPU系统中本地总线低速设备对带宽的影响,并提出了一种提升带宽的设计方法,为设计人员提供了一种提高本地总线带宽的方法。
关键词 总线 总线带宽 本地总线 CPU CPLD 时序转换器
下载PDF
RapidIO总线技术的研究 被引量:5
2
作者 陈剑波 《计算机与网络》 2005年第9期47-48,共2页
介绍一种新的基于包交换的总线技术-RapidIO。RapidIO不同于传统的多点共享式总线技术(如:PCI总线、VME总线等),它通过采用交换式对等的点对点互连技术,极大地提高了数据传输速度,可以满足未来10年嵌入式应用市场中通信和网络等设备对... 介绍一种新的基于包交换的总线技术-RapidIO。RapidIO不同于传统的多点共享式总线技术(如:PCI总线、VME总线等),它通过采用交换式对等的点对点互连技术,极大地提高了数据传输速度,可以满足未来10年嵌入式应用市场中通信和网络等设备对总线带宽的需求。 展开更多
关键词 RAPIDIO 总线技术 数据传输速度 PCI总线 VME总线 互连技术 总线带宽 应用市场 包交换 共享式 点对点 交换式 嵌入式
下载PDF
嵌入式微处理器的高层总线缓冲模型
3
作者 吴旭凡 凌明 杨军 《电路与系统学报》 CSCD 北大核心 2006年第5期132-135,共4页
本文针对嵌入式微处理器结构特征,提出了一种高层总线缓冲模型。随后根据提出的缓冲模型设计仿真算法,并根据实际的设备行为进行抽样统计分析,实现了带有缓冲设备的高层动态仿真。结果显示高层的仿真结果反映了实测电路级仿真的数据趋势... 本文针对嵌入式微处理器结构特征,提出了一种高层总线缓冲模型。随后根据提出的缓冲模型设计仿真算法,并根据实际的设备行为进行抽样统计分析,实现了带有缓冲设备的高层动态仿真。结果显示高层的仿真结果反映了实测电路级仿真的数据趋势,具有很好的一致性,证明了高层模型及仿真的有效性。 展开更多
关键词 高层模型 嵌入式微处理器 缓冲 总线带宽
下载PDF
双层AMBA总线设计及其在SoC芯片设计中的应用 被引量:1
4
作者 彭炜丰 潘江涛 刘新宁 《电子设计应用》 2004年第1期75-78,共4页
AMBA总线是目前主流的片上总线。本文给出的双层AMBA总线设计能极大地提高总线带宽,并使系统架构更为灵活。文章详细介绍了此设计的实现,并从两个方面对两种总线方式进行了比较。
关键词 双层AMBA总线 设计 SOC芯片 微处理器 总线切换算法 总线带宽
下载PDF
高速数据采集中的PCI Express总线性能分析
5
作者 朱策 徐晖 周体民 《现代电子技术》 2014年第24期126-129,132,共5页
随着高速采集系统的采样速率的增大和采样精度的提高,如何设置PCI Express系统的参数,充分利用PCI Express总线的带宽,以满足高速海量数据的实时传输就变得非常重要。在此分析了PCI Express系统数据传输开销的来源,研究了几种主要的系... 随着高速采集系统的采样速率的增大和采样精度的提高,如何设置PCI Express系统的参数,充分利用PCI Express总线的带宽,以满足高速海量数据的实时传输就变得非常重要。在此分析了PCI Express系统数据传输开销的来源,研究了几种主要的系统参数,以提高数据吞吐量。通过使用PLDA的EZDMA2 IP核,在Xilinx KC705评估板上对各个参数进行测试,结果表明,灵活设置这些关键的系统参数可以利用较少的FPGA资源,同时达到较高的传输带宽,对PCI Express系统设计具有非常高的参考价值。 展开更多
关键词 高速数据采集 PCI EXPRESS 总线传输带宽 PLDA EZDMA2 IP XILINX KC705
下载PDF
一款基于多处理器片上系统的动态自适应仲裁器 被引量:4
6
作者 徐懿 李丽 +3 位作者 杜高明 张宇昂 张冰 高明伦 《计算机研究与发展》 EI CSCD 北大核心 2008年第6期1085-1092,共8页
随着深亚微米工艺技术的发展,同一芯片上集成多个处理器得以实现.通信架构是多处理器片上系统的瓶颈,而高效的仲裁器可以解决多个处理器同时访问共享资源引起的冲突和竞争,从而防止系统性能的下降.提出一款算法简单的动态自适应仲裁器.... 随着深亚微米工艺技术的发展,同一芯片上集成多个处理器得以实现.通信架构是多处理器片上系统的瓶颈,而高效的仲裁器可以解决多个处理器同时访问共享资源引起的冲突和竞争,从而防止系统性能的下降.提出一款算法简单的动态自适应仲裁器.它可以自动调节各个处理器占据的总线带宽,避免饥饿现象.基于多处理器仿真平台的实验结果显示它比传统的仲裁器减少了68%的任务完成时间,缩短了78%的总线等待时间,并且能更好地控制各处理器的总线带宽. 展开更多
关键词 多处理器片上系统 动态自适应仲裁器 时分复用 lottery总线 总线带宽
下载PDF
基于事件触发的航天器变周期控制方法研究 被引量:3
7
作者 孙帅 王磊 王志文 《空间控制技术与应用》 CSCD 北大核心 2018年第2期31-35,41,共6页
随着未来航天技术的发展对航天器自主性工作的要求越来越高,星上嵌入式系统所需处理的数据量也急剧增大.而如何在通信与计算资源约束下保证航天器性能就成为一个关键问题.本文基于事件触发控制方法,提出一种在保证控制性能前提下能够大... 随着未来航天技术的发展对航天器自主性工作的要求越来越高,星上嵌入式系统所需处理的数据量也急剧增大.而如何在通信与计算资源约束下保证航天器性能就成为一个关键问题.本文基于事件触发控制方法,提出一种在保证控制性能前提下能够大幅降低星上总线负载的航天器姿态控制方法.并从扰动系统理论出发,给出算法的设计流程和稳定性证明.通过仿真算例验证算法的有效性. 展开更多
关键词 信息物理系统 事件触发控制 姿态控制 总线带宽
下载PDF
RAPWBN的矩阵乘法并行算法
8
作者 陈宏建 陈崚 +1 位作者 李开荣 陈莉莉 《计算机工程》 CAS CSCD 北大核心 2004年第23期31-33,110,共4页
在介绍带有宽总线网络的可重构计算阵列(RAPWBN)的基本结构及其二进制值的前缀和操作的基础上,提出了 RAPWBN 阵列上的整数求和算法,并由此得到了 RAPWBN 阵列上的两种快速高效的矩阵乘法运算并行算法。在具有 N3个处理器和 N2条行总线... 在介绍带有宽总线网络的可重构计算阵列(RAPWBN)的基本结构及其二进制值的前缀和操作的基础上,提出了 RAPWBN 阵列上的整数求和算法,并由此得到了 RAPWBN 阵列上的两种快速高效的矩阵乘法运算并行算法。在具有 N3个处理器和 N2条行总线的 RAPWBN 阵列上,若总线带宽ω>logN 字节,矩阵乘法可以在 O(1)时间完成;在具有 N2个处理器和 N 条行总线的 RAPWBN 阵列上,矩阵乘法可以在 O(N)时间完成。它们的效率都为 O(N3),达到了最优。 展开更多
关键词 并行算法 阵列 处理器 总线带宽 矩阵乘法 可重构计算 字节 整数 运算 二进制
下载PDF
一种基于openVPX的通用信号处理平台设计 被引量:3
9
作者 许烈华 《电讯技术》 北大核心 2012年第5期796-799,共4页
针对大总线带宽及高运算能力的应用需求,给出了一种新的信号处理平台的硬件设计方案。处理平台总体架构满足openVPX标准,采用LevelⅡ的RapidIO总线和双星型的RapidIO交换网络,利用高性能的DSP和FPGA处理芯片,处理平台的总线带宽可达到37... 针对大总线带宽及高运算能力的应用需求,给出了一种新的信号处理平台的硬件设计方案。处理平台总体架构满足openVPX标准,采用LevelⅡ的RapidIO总线和双星型的RapidIO交换网络,利用高性能的DSP和FPGA处理芯片,处理平台的总线带宽可达到37.8 Gbit/s。处理平台具有很强的灵活性和一定的通用性,且已在工程中成功应用。 展开更多
关键词 信号处理平台 交换网络 openVPX RAPIDIO 总线带宽 信号完整性
下载PDF
基于Pxa270的WinCE系统Eboot改进设计
10
作者 李庆 《计算机工程与设计》 CSCD 北大核心 2011年第11期3673-3676,共4页
针对Pxa270为核心处理器的WinCE嵌入式系统,当采用常用的Nor Flash本地运行模式时,总线效率低下,导致系统性能偏低,不能满足视频流畅播放的问题,在硬件平台不变的基础上,对Eboot软件进行改进设计,消除了系统性能瓶颈。通过在Eboot中改... 针对Pxa270为核心处理器的WinCE嵌入式系统,当采用常用的Nor Flash本地运行模式时,总线效率低下,导致系统性能偏低,不能满足视频流畅播放的问题,在硬件平台不变的基础上,对Eboot软件进行改进设计,消除了系统性能瓶颈。通过在Eboot中改进处理器时钟配置,提高总线带宽,同时,改进了启动加载流程,实现了在SDRAM中运行WinCE软件,提高总线利用效率,进一步提高了系统性能。相比改进前,系统性能有了较大提升,能够胜任较高位速视频的播放。改进设计在实际手持信息终端的应用中取得了一定效果。 展开更多
关键词 处理器 手持嵌入式系统 总线带宽 加载流程 性能
下载PDF
内存和芯片组应用专题 当前主流产品的搭配提示 被引量:1
11
作者 大天使 《电脑自做》 2002年第11期45-48,共4页
CPU外频与内存带宽的合理搭配是一个很重要的知识,在前面的两大部分我们探讨了内存带宽与CPU以及各芯片组的关系。现在我们先来从实际应用角度说明一下选购时候的搭配。首先看一下Intel CPU方面的搭配情况。 PⅡ、PⅢ时代FSB带宽与内存... CPU外频与内存带宽的合理搭配是一个很重要的知识,在前面的两大部分我们探讨了内存带宽与CPU以及各芯片组的关系。现在我们先来从实际应用角度说明一下选购时候的搭配。首先看一下Intel CPU方面的搭配情况。 PⅡ、PⅢ时代FSB带宽与内存带宽一致从PⅡ开始出现了66MHz外频(如PⅡ 266/300/ 展开更多
关键词 CPU前端总线带宽 FSB带宽 内存带宽 搭配
下载PDF
NI在Intel开发者论坛上预先展示了首个基于PCI Express的测试测量产品
12
《国外电子测量技术》 2004年第1期45-45,共1页
关键词 NI公司 PCI EXPRESS总线 测试测量产品 总线带宽
下载PDF
羿龙之翼精英A770M-A主板
13
《微型计算机》 北大核心 2008年第4期85-85,共1页
精英A770M-A采用了AMD 770+SB600芯片组,支持最新的HyperTransport 3.0总线,前端总线带宽提升到20.8GB/s。同时它还支持PCI-E 2.0和DDR2 1066等,4根DIMM插槽最大能够支持32GB的内存。为了确保主板的稳定,电源部分它采用了四相供电... 精英A770M-A采用了AMD 770+SB600芯片组,支持最新的HyperTransport 3.0总线,前端总线带宽提升到20.8GB/s。同时它还支持PCI-E 2.0和DDR2 1066等,4根DIMM插槽最大能够支持32GB的内存。为了确保主板的稳定,电源部分它采用了四相供电设计,再配以固态电容,避免了爆浆现象的出现。 展开更多
关键词 HYPERTRANSPORT 主板 总线带宽 DDR2 DIMM 供电设计 电源部分 AMD
下载PDF
极速传说剖析电脑中的速度(二)
14
作者 林毓梁 《微型计算机》 北大核心 2002年第19期109-111,共3页
关键词 电脑 速度 电脑配件 CPU 前端总线带宽 运行频率
下载PDF
艾尔莎Gladiac PCX935显卡
15
《微型计算机》 北大核心 2004年第17期30-30,共1页
艾尔莎(ELSA)目前发布了基于PCI-Express接口的影雷者PCX系列显卡产品,包括:影雷者PCX 935、影雷者PCX 736和影雷者PCX 534三款产品,全新的影雷者PCX系列显卡通过桥接方式实现了对PCI-Express X16的支持,总线带宽达到了4.2GB/s,... 艾尔莎(ELSA)目前发布了基于PCI-Express接口的影雷者PCX系列显卡产品,包括:影雷者PCX 935、影雷者PCX 736和影雷者PCX 534三款产品,全新的影雷者PCX系列显卡通过桥接方式实现了对PCI-Express X16的支持,总线带宽达到了4.2GB/s,使得整个系统的性能得到全面提升,其中,影雷者PCX 935采用了NVIDIA GeForce PCX 5900芯片, 展开更多
关键词 艾尔莎公司 GLADIAC PCX935 显卡 PCI-Express接口 影雷者PCX系列 性能 总线带宽
下载PDF
谈谈计算机中的计量单位(二)
16
作者 雨生 《微型计算机》 北大核心 2003年第2期109-110,共2页
关键词 计算机 计量单位 硬盘 数据传输率 总线带宽 光驱倍速
下载PDF
看数字,还是论实际?——低价千兆网卡值得吗?
17
作者 战刚 《微型计算机》 北大核心 2003年第23期82-84,共3页
低价千兆网卡的出现无疑给了用户更多的选择,但低价的背后是否带来了真正名副其实的性能呢?一味注重产品标称规格,而忽略产品的实际性能和应用环境并不能得到预期的效果。至少在目前,千兆网卡还不适合普通用户……
关键词 千兆网卡 价格 1000M网络控制芯片 网卡性能 PCI总线带宽限制
下载PDF
视频压缩控制系统优化
18
作者 李拓 张贞雷 +5 位作者 邹晓峰 刘同强 周玉龙 魏红杨 王贤坤 展永正 《电视技术》 2022年第2期139-145,共7页
针对传统视频压缩控制方案存在的频繁读写数据占用大量系统总线带宽等弊端,对传统视频压缩控制系统进行优化。为了高效地对原始视频进行实时压缩,设计丢帧模块、数据预处理模块等模块;为了减少视频压缩IP核(Intellectual Property core,... 针对传统视频压缩控制方案存在的频繁读写数据占用大量系统总线带宽等弊端,对传统视频压缩控制系统进行优化。为了高效地对原始视频进行实时压缩,设计丢帧模块、数据预处理模块等模块;为了减少视频压缩IP核(Intellectual Property core,IP core)对外部双倍速率同步动态随机存储器(Double Data Rate SDRAM,DDR)的访问,降低总线带宽,设计了BLOCK转换模块。同时,设计了动态+静态的组合丢帧机制,增强了对不同DDR容量的适配性,提高整体系统性能。 展开更多
关键词 视频压缩 丢帧机制 数据预处理 总线带宽
下载PDF
怎样根据CPU的类型搭配系统内存
19
《电脑编程技巧与维护》 2005年第6期92-93,共2页
选择好CPU与芯片组之后,就要考虑内存的问题了。在考虑这个问题时,关键要注意CPU前端总线带宽与内存带宽的匹配问题。
关键词 CPU 系统内存 搭配 类型 匹配问题 内存带宽 总线带宽 芯片组
下载PDF
中间生存PCI-X2.0
20
作者 张剑 《计算机应用文摘》 2003年第10期15-16,共2页
既可使用32位宽度也可使用64位宽度总线,工作频率为133MHz,最高带宽达到1066MB/s,这是PCI-SIG为解决PCI总线带宽不足的问题,于2000年推出的PCI-X1.0规范的特点。很快,PCI-X1.0也面临了总线带宽不足的问题.2002年7月23日,PCI-SI... 既可使用32位宽度也可使用64位宽度总线,工作频率为133MHz,最高带宽达到1066MB/s,这是PCI-SIG为解决PCI总线带宽不足的问题,于2000年推出的PCI-X1.0规范的特点。很快,PCI-X1.0也面临了总线带宽不足的问题.2002年7月23日,PCI-SIG正式发布PCI—X2.0规范。 展开更多
关键词 PCI-X 位宽 总线带宽 64位 PCI总线 工作频率 SIG MH 宽度
下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部