期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
高性能低功耗32位浮点RISC微处理器的研究 被引量:4
1
作者 孙海珺 邵志标 +1 位作者 邹刚 赵宁 《西安交通大学学报》 EI CAS CSCD 北大核心 2005年第6期607-610,655,共5页
提出了低功耗架构、片上总线预选器等新的设计思想和改进的高阶布斯算法,利用0.35μmCMOS工艺,研制成功一种低功耗、高性能32位浮点精简指令系统(RISC)微处理器.该处理器芯片内置128kb静态随机存储器,芯片面积为7mm×7mm,中断和定... 提出了低功耗架构、片上总线预选器等新的设计思想和改进的高阶布斯算法,利用0.35μmCMOS工艺,研制成功一种低功耗、高性能32位浮点精简指令系统(RISC)微处理器.该处理器芯片内置128kb静态随机存储器,芯片面积为7mm×7mm,中断和定、浮点等指令集所有指令运行正确,32位浮点乘法运算仅需17.8ns.与传统的设计相比,该微处理器主频提高了38%,功耗下降了39%,50MHz频率下的动态功耗仅为164mW,并具有边界扫描测试功能.研制结果表明,新的设计思想和算法有效地提高了微处理器的综合性能,为嵌入式浮点RISC的研究提供了新的途径. 展开更多
关键词 精简指令系统 微处理 总线预选器 高阶布斯算法 低功耗架构
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部